<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談阻抗匹配(七)傳輸線的端接技術

冬至子 ? 來源:高速研究員 ? 作者:Joey ? 2023-11-03 14:59 ? 次閱讀

其他端接方式:

3.過渡匹配

圖片

優點:成本低,功耗低。在高速高頻信號中應用廣泛。

缺點:反射依然存在,只是優化。

4.使用Power Divider / Splitter

圖片

仿真驗證結果表明,端接技術可以有效抑制傳輸線上的反射噪聲,改善高速電路的性能。任何一種端接匹配都要和拓撲相聯系,根據信號質量的要求并綜合考慮端接技術對信號的影響,才能得到最佳的端接匹配效果。篇幅限制,后續再介紹常用的一些端接和匹配實例。

5.多負載端接技術

在實際電路中常常會遇到單一驅動源驅動多個負載的情況,這時需要根據負載情況及電路的布線拓撲結構來確定端接方式和使用端接的數量。一般情況下可以考慮以下兩種方案。

圖片

多負載串行方式下的端接策略

如果多個負載之間的距離較近,可通過一條傳輸線與驅動端連接,負載都位于這條傳輸線的終端,這時只需要一個端接電路。如采用串行端接,則在傳輸線源端加入一串行電阻即可,上圖a所示。

如采用并行端接(以簡單并行端接為例),則端接應置于離源端距離最遠的負載處,同時,線網的拓撲結構應優先采用菊花鏈的連接方式,如上圖b所示。

如果多個負載之間的距離較遠,需要通過多條傳輸線與驅動端連接,這時每個負載都需要一個端接電路。

如采用串行端接,則在傳輸線源端每條傳輸線上均加入一串行電阻,如下圖a所示。如采用并行端接(以簡單并行端接為例),則應在每一負載處都進行端接,如下圖b所示。

1.jpg

在采用匹配的時候,但要確保匹配元件盡量靠近源端或負載端,這樣可以減少電感,使匹配更為有效。

6.端接技術比較

1.jpg

7.不同工藝器件的端接策略

阻抗匹配與端接技術方案隨著互聯長度和電路中邏輯器件的家族在不同也會有所不同,只有針對具體情況,使用正確適當的端接方法才能有效地減小信號反射。

一般來說,對于一個CMOS工藝的驅動源,其輸出阻抗值較穩定且接近傳輸線的阻抗值,因此對于CMOS器件使用串行端接技術就會獲得較好的效果。而TTL工藝的驅動源在輸出邏輯高電平和低電平時其輸出阻抗有所不同,這時,使用并行戴維寧端接方案則是一種較好的策略。

ECL器件一般都具有很低的輸出阻抗,因此,在ECL電路的接收端使用一下拉端接電阻(下拉電平需要根據實際情況選?。﹣砦漳芰縿t是ECL電路的通用端接技術。

當然,上述方法也不是絕對的,具體電路上的差別、網絡拓撲結構的選取、接收端的負載數等都是可以影響端接策略的因素,因此在高速電路中實施電路的端接方案時,需要根據具體情況通過分析仿真來選取合適的端接方案以獲得最佳的端接效果。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 阻抗匹配
    +關注

    關注

    13

    文章

    328

    瀏覽量

    30461
  • TTL電路
    +關注

    關注

    2

    文章

    59

    瀏覽量

    14915
  • 傳輸線
    +關注

    關注

    0

    文章

    355

    瀏覽量

    23771
  • CMOS工藝
    +關注

    關注

    1

    文章

    56

    瀏覽量

    15596
  • ECL
    ECL
    +關注

    關注

    0

    文章

    34

    瀏覽量

    13251
收藏 人收藏

    評論

    相關推薦

    淺談阻抗匹配(五)—傳輸線端接的分類

    反射產生的主要原因有:過長的布線、未被匹配終結的傳輸線、過量的電容和電感等本質均為阻抗失配。
    的頭像 發表于 11-03 14:28 ?592次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>阻抗匹配</b>(五)—<b class='flag-5'>傳輸線</b><b class='flag-5'>端接</b>的分類

    傳輸線阻抗匹配

    傳輸線阻抗匹配傳輸線理論?無損耗傳輸線(Loss-less Transmission Line)?低損耗傳輸線(Low-loss Transmission Line)?有終端負載的傳輸線q傳輸的特徵
    發表于 08-05 11:36

    關于阻抗匹配傳輸線匹配

    傳輸線匹配阻抗共軛匹配矛盾嗎?如果傳輸線的特征阻抗為復數,那么為了實現
    發表于 11-13 21:36

    布線時的阻抗匹配問題

    的電阻。而一些接收器的輸入阻抗則比較高,可以使用并聯電阻的方法,來跟傳輸線匹配,例如,485總線接收器,常在數據終端并聯120歐的匹配電阻
    發表于 02-05 11:25

    什么是阻抗匹配?帶你了解阻抗匹配

    ,輸出阻抗50Ω,功率傳輸電路中需要考慮阻抗匹配,可是如果信號波長遠遠大于電纜長度,即纜長可以忽略的話,就無須考慮阻抗匹配了。阻抗匹配是指在
    發表于 07-12 17:33

    Hyperlynx學習之傳輸線端接和串擾抑制

    在接收端并聯端接一個與傳輸線阻抗匹配的電阻,因接收端多為大輸入阻抗,故并聯后電阻約等于傳輸線阻抗
    發表于 05-23 08:47

    傳輸線阻抗匹配有了一點經驗總結

    一覺醒來覺得對傳輸線阻抗匹配有了一點想法,貼出來請高手指點。HF信號在傳輸線(Transmission Line)上傳輸的時候,如果路上存在阻抗
    發表于 05-29 07:39

    阻抗匹配的角度來解析射頻微波傳輸線的設計技術

    目標,負責傳送射頻微波信號的介質除空氣之外,就是高頻的傳輸線。人類目前無法控制大氣層,但是可以控制射頻微波傳輸線,只要設法使通信網路的阻抗能相互匹配,發射能量就不會損耗。本文將從
    發表于 06-20 08:17

    微帶傳輸線阻抗匹配應用經驗

    阻抗匹配可以很好的解決這一問題。微帶傳輸線阻抗匹配電路設計現通過工程實例分析與大家分享微帶傳輸線阻抗匹配的應用經驗。使用一款MESFET功放
    發表于 06-24 06:43

    傳輸線變壓器的機理及寬帶阻抗匹配的設計

    文章對傳輸線變壓器實現寬帶阻抗匹配的機理進行了詳細的分析 , 通過一個簡單的等效電路闡明了傳輸線變壓器如何巧妙地利用傳輸線間的分布電容 , 使其由影響高頻能量
    發表于 02-20 18:43

    傳輸線理論與阻抗匹配

    傳輸線理論與阻抗匹配 傳輸線理論
    發表于 11-03 19:35 ?0次下載

    ps脈沖傳輸線的多容性負載阻抗匹配模型和計算

    ps脈沖傳輸線的多容性負載阻抗匹配模型和計算  摘 要:  指出提高微帶橫截面取樣速率的關鍵問題是傳輸線多容性負載阻抗匹配,根據分布參數理論和微波
    發表于 06-11 15:29 ?25次下載

    均勻傳輸線阻抗匹配

    在很多情況下,傳輸線的終端接有一個集中參數的負載 。當負載 與特性阻抗 相等時,稱為傳輸線工作在匹配狀態。顯然,在
    發表于 12-17 00:26 ?71次下載

    傳輸線變壓器的機理及寬帶阻抗匹配的設計

    傳輸線變壓器的機理及寬帶阻抗匹配的設計,有興趣的同學可以下載學習
    發表于 04-27 15:28 ?28次下載

    傳輸線阻抗匹配時串聯端接電阻為什么要靠近發送端?

    傳輸線阻抗匹配時串聯端接電阻為什么要靠近發送端? 傳輸線阻抗匹配時,串聯端接電阻靠近發送端的
    的頭像 發表于 11-22 18:26 ?932次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>