<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

產生共模噪聲的主要原因 影響電路共模抑制比的因素

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-10-25 11:01 ? 次閱讀

產生共模噪聲的主要原因 影響電路共模抑制比的因素

共模噪聲是指同時在兩個電路的輸入端產生噪聲信號,引起輸出端的電壓變化,這種噪聲信號叫做共模噪聲。在電子設備中,由于信號處理電路復雜,且存在大量元器件的強耦合,加之干擾源的復雜性,共模噪聲的產生就顯得尤為常見。

產生共模噪聲的主要原因

1. 地線電感:電線和地線之間的互感,通常情況下,如果出現共模噪聲,就是因為有地線電感的存在。

2. 電源線電感:在電源線中也會有電感產生,而且相當明顯。當信號線和地線之間的距離很近并且相互之間的長度相等,就會產生電磁感應。這種情況下,共模噪聲的強度很大。

3. 傳輸介質的失真:傳輸介質的失真引起的干擾也是共模干擾的一種形式。如果傳輸介質受熱,則信號傳輸的速度發生變化,從而產生共模噪聲。

4. 環境噪聲:環境噪聲的影響也會影響到設備和電路的運行。環境噪聲包括電磁干擾、放射性干擾、機械噪聲等。

影響電路共模抑制比的因素

1. 負載的特性:負載電性能決定了電路抗干擾能力的好壞。負載電性能好,電路的抑制性能就會更好。

2. 輸入阻抗:如果信號源的輸入阻抗很低,那么信號源將很容易引起回路共振,在這種情況下,電路的抑制性能會被大大降低。

3. 工作狀態:工作的狀態是另一種可能影響共模抑制比的因素。如果實時工作狀態比較穩定,那么電路的抑制性能就會更好。

4. 隔離電路:在電路中,隔離電路也會影響到共模抑制比。如果隔離電路的質量較好,那么抑制性能會很好。

5. 電源質量:電源質量對電路的抑制性能也非常關鍵。好的電源質量可以更好的保證電路的抑制性能。

在綜合考慮以上因素的情況下,電路的共模抑制比可以同時兼顧抑制性能和經濟性,并且可以更好地滿足實際工程應用的需要。隨著科技進步和技術不斷改進,對于電路的共模抑制比也將會越來越高。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 共模抑制比
    +關注

    關注

    3

    文章

    75

    瀏覽量

    15861
  • 共模噪聲
    +關注

    關注

    1

    文章

    49

    瀏覽量

    10800
收藏 人收藏

    評論

    相關推薦

    運放噪聲產生原因,運放的高頻噪聲如何消除

    運放(運算放大器)的噪聲產生主要源于多個方面,這些噪聲源可以影響運放的輸出信號質量。以下是運放噪聲產生
    的頭像 發表于 06-09 17:09 ?484次閱讀

    消除共模噪聲的秘密武器-共模抑制比

    噪聲、接地干擾或其他外部干擾。共模抑制比是通過測量輸入共模信號與輸出共模信號之間的差異來確定設備抑制干擾信號的能力。共模抑制比不僅會對運放電路
    的頭像 發表于 06-04 08:10 ?494次閱讀
    消除共模<b class='flag-5'>噪聲</b>的秘密武器-<b class='flag-5'>共模抑制比</b>

    AD8260共模抑制比實測出來的值相比其他差分運放相差很大正常嗎?

    。實測出來的這個值相比其他差分運放相差很大,在AD8260的手冊上并沒有找到CMRR值說明。High current driver的共模抑制比測量出來的結果對嗎??
    發表于 03-06 06:58

    扁平線電感對CE噪聲的高效抑制?|深圳創達電子EMC(中)a

    扁平線電感對CE噪聲的高效抑制?|深圳創達電子EMC(中)扁平線
    發表于 02-28 10:31

    扁平線電感對CE噪聲的高效抑制?|深圳創達電子EMC(中)

    扁平線電感對CE噪聲的高效抑制?|深圳創達電子EMC(中)扁平線
    發表于 02-28 10:26

    放大電路產生零點漂移的主要原因是什么

    放大電路產生零點漂移的主要原因是什么? 放大電路是電子設備中常用的一種電路,用于放大信號的幅度。然而,放大
    的頭像 發表于 02-06 15:23 ?1147次閱讀

    怎么測定AD8227的共模抑制比?

    用到AD8227這款芯片,感覺共模抑制比有點低,請問怎么測定這個參數,我試過:將所有電極連在一起,相對于大地驅動這些電極。同樣,抑制的定義是20×log(VOUT/VIN),其中,
    發表于 11-21 06:24

    如何提高AD8221交流耦合電路的信噪比、輸入阻抗、共模抑制比?

    [td][/td] 如圖所示,如何設計AD8221交流耦合電路能: 1、降低噪聲,提高信噪比(SNR); 2、提高儀表運放輸入阻抗; 3、提高共模抑制比(CMRR)。
    發表于 11-17 09:47

    求助,關于儀表運放共模抑制比的問題

    如圖所示,下面是一個交流耦合放大電路,在電路的差分輸入端輸入差(100uV,10Hz)和信號(10V,10Hz),進行
    發表于 11-17 09:09

    怎么才能計算出電路中會產生多大的電壓呢?

    在設計電路時,需要考慮儀表放大器對電壓的抑制能力,怎么才能計算出電路中會產生多大的
    發表于 11-16 06:02

    儀表放大器AD620的輸入范圍超過電源電壓會影響共模抑制比嗎?

    儀表放大器AD620的輸入范圍超過電源電壓,會影響共模抑制比嗎?比如AD620采用正負5V電源供電,放大倍數為10倍,測試時輸入范圍
    發表于 11-15 06:49

    影響共模抑制比主要因素 如何提高共模抑制比?

    能夠有效抑制共模干擾,提高信號傳輸質量。影響共模抑制比主要因素有系統設計、電路拓撲、濾波器設計、地線布局等。 首先,系統設計是影響共模抑制比
    的頭像 發表于 11-09 09:10 ?689次閱讀

    影響共模抑制比主要因素 如何提高共模抑制比?

    能夠有效抑制共模干擾,提高信號傳輸質量。影響共模抑制比主要因素有系統設計、電路拓撲、濾波器設計、地線布局等。 首先,系統設計是影響共模抑制比
    的頭像 發表于 11-08 17:46 ?1439次閱讀

    什么是共模抑制比CMRR?什么是電源抑制比PSRR?

    什么是共模抑制比CMRR?什么是電源抑制比PSRR? 共模抑制比(common mode rejection ratio,CMRR)和電源抑制比(power supply reject
    的頭像 發表于 10-29 11:45 ?4651次閱讀

    電感在EMC電路里有哪些原理及作用?|深圳創達EMCa

    電感在EMC電路里有哪些原理及作用?相信不少人是有疑問的,今天深圳市創達電子科技有限公司就跟大家解答一下!一、
    發表于 10-11 10:58
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>