<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何優化PCB走線來減小回路電感和環路面積?

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-10-23 09:58 ? 次閱讀

如何優化PCB走線來減小回路電感和環路面積?

隨著電路設計的復雜性和頻率的不斷提高,電路中的電感和環路造成的影響也越來越明顯。因此,優化PCB走線以減小回路電感和環路面積已經成為了這個領域中的一項重要技術。本文將簡要介紹優化PCB走線的技術,包括避免平行走線、追蹤厚度匹配和選擇合適的走線方式。

1. 避免平行走線

平行走線是造成回路電感和環路面積增加的一個主要原因。因此,一種能夠減小平行走線的技術是使用“替換走線”。這種技術通過把平行的走線替換成交叉走線的方式來降低回路電感和環路面積。

如下圖所示,假設A和B兩條走線之間有一個間隔,如果我們將一條走線的位置微調一下,并讓它穿過間隔,就可以使用替換走線的技術。通過這樣的修改,我們可以減小回路電感和環路面積。

2. 追蹤厚度匹配

追蹤厚度不匹配也會成為產生回路電感和環路面積增加的一個原因。當一些通過連接的追蹤的厚度不匹配時,會在連接處造成磁通密度的堆積,從而產生回路電感。

要避免這種情況的發生,我們需要做的就是匹配追蹤的厚度。同時,我們也需要確保連接處的透鏡孔的直徑與連接器的引腳直徑匹配,以確保匹配的厚度傳遞到連接器上。

3. 選擇合適的走線方式

選擇合適的走線方式也是減小回路電感和環路面積的一種重要技術。以下是幾種常見的走線方式:

3.1 直角走線

在直角走線中,當兩條追蹤的路徑相交時,它們形成直角。雖然這種方式可以節省空間,但它也會產生回路電感和環路面積增加的情況。

3.2 45度角走線

在45度角走線中,當兩條追蹤的路徑相交時,它們形成一個45度的角。這種方式比直角走線更好,因為它可以減小回路電感和環路面積增加的情況。

3.3 曲線走線

在曲線走線中,通過使用彎曲的路徑來連接兩個點,可以使追蹤更好地匹配,并減小回路電感和環路面積增加的情況。但是,這種方式也會占用更多的空間。

綜上所述,優化PCB走線以減小回路電感和環路面積是電路設計的重要技術之一。為了達到最佳效果,我們需要避免平行走線、追蹤厚度不匹配,并選擇合適的走線方式。這些技術可以降低電路的損耗和干擾,從而提高系統的性能和穩定性。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 連接器
    +關注

    關注

    96

    文章

    13018

    瀏覽量

    133617
  • PCB走線
    +關注

    關注

    2

    文章

    131

    瀏覽量

    13836
收藏 人收藏

    評論

    相關推薦

    Buck電路PCB布局與設計要點分析

    回路也需要做到盡可能地占用較小的環路面積,來減少噪聲的發射以及回路上的寄生參數。
    發表于 04-05 10:11 ?802次閱讀
    Buck電路<b class='flag-5'>PCB</b>布局與設計要點分析

    ?開關電源PCB經驗分享

    高壓濾波電容和變壓器初級,與高壓mos管之間形成的回路。這個回路由于要經過高壓脈沖電信號,必定會產生嚴重電磁輻射,而我們能改善的唯一手段就是減小環路面積,這個環越小,天線就越小,輻射就越少。 ? 編輯
    發表于 03-04 09:18

    AP5193 降壓恒流IC LED電源車燈弱強光應用和PCB布線參考

    r=0.3。 ◆PCB 布線參考 1、路徑要粗,鋪銅最佳。 2、大電路回路面積以最短
    發表于 01-20 15:38

    PCB疊層設計優化ESD性能設計

    良好的PCB疊層設計能夠為高速信號回流提供完整的路徑,縮小信號環路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB疊層設計可以降低參考地平面寄生電感,
    發表于 01-19 10:00 ?371次閱讀
    <b class='flag-5'>PCB</b>疊層設計<b class='flag-5'>優化</b>ESD性能設計

    EMC之PCB設計技巧

    開關信號。如果可能的話,應使用接地信號保護它們。在多層PCB上,模擬的布線應在一個接地層上,而開關或高速
    發表于 12-19 09:53

    PCB不要隨便拉

    劃重點!PCB不要隨便拉 盲目的拉線,拉了也是白拉! 有些小伙伴在pcb布線時,板子到手就是干,由于前期分析工作做的不足或者沒做,導致后期處理時舉步維艱。比如 電源
    發表于 12-12 09:23

    什么是環路面積?怎么減小走線的環路電感?

    以下一些方法: 1. 縮小環路面積環路電感與電流路徑所圍成的面積成正比,因此縮小環路面積可以有效減小環
    的頭像 發表于 11-09 09:30 ?2148次閱讀

    四層板的常見PCB疊層

     正如您所看到的,兩個信號層都位于平面層(接地層或電源層)旁邊。因此,給定信號的返回電流可以在相鄰平面上流動。這樣可以通過化電流產生的環路面積來化電流返回路電感。低電感
    發表于 11-08 14:52 ?1813次閱讀
    四層板的常見<b class='flag-5'>PCB</b>疊層

    什么是電路設計中的自感和互感?PCB走線的回路電感環路面積是什么?

    什么是電路設計中的自感和互感?PCB走線的回路電感環路面積是什么? 電路設計中的自感和互感是電磁學中非常重要的兩個概念,它們在電路中起著重要的作用。電路中的自感和互感涉及到電流、磁感
    的頭像 發表于 10-23 09:58 ?1233次閱讀

    PCB中地線鋪銅好還是好點?

    PCB中地線,鋪銅好還是好點。是回路地,不是機殼地
    發表于 10-16 13:55

    DDR模塊電路PCB設計如何布局布線

    每個電容焊盤建議至少一個過孔,對于0603或者0805封裝的電容建議一個焊盤對應兩個過孔,過孔的位置要靠近管腳放置,減小回路電感。
    發表于 08-22 09:08 ?293次閱讀
    DDR模塊電路<b class='flag-5'>PCB</b>設計如何布局布線

    碳化硅器件封裝中的3個關鍵技術指標是什么

    板相結合,利用金屬鍵合線將芯片上表面的連接到 PCB 板,控制換流回路PCB 層間,大大減小了電流回路面積,進而
    發表于 08-14 11:24 ?384次閱讀
    碳化硅器件封裝中的3個關鍵技術指標是什么

    一文搞定PCB元器件的布局布線

    地線回路規則,實際上也是為了盡量減小信號的回路面積,多見于一些比較重要的信號,如時鐘信號,同步信號。 10、閉環檢查規則 防止信號
    發表于 06-28 10:05

    如果降低USB通信的輻射發射?

    ,并使用屏蔽罩或金屬殼體包圍電路,以減少輻射發射和抑制外部電磁干擾。 · 優化布線:優化USB線路的布線,盡量減少導線長度和面積。使用短而直接的導線,
    發表于 06-14 09:30

    如何降低dc to dc電路的輻射發射?

    的導線,減小回路面積環路面積,從而減少輻射發射。 · 使用抑制器件:在電路中使用抑制器件,如電源抑制器、磁珠、濾波電感器等。這些器件可以幫助抑制高頻噪聲和輻射發射。 · 良好的接地
    發表于 06-12 14:26
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>