<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

為什么要用Serdes?

冬至子 ? 來源:IC的世界 ? 作者:越過山丘 ? 2023-09-01 15:27 ? 次閱讀

芯片內部,信號一般都是通過并行傳輸的,因為串行傳輸實在是太慢了。然而芯片的IO都是串行傳輸的,并行傳輸對于硬件布局實在要求太高了,硬件工程師表示很頭大。而且芯片IO是芯片的重要資源,怎么能讓一組信號占用那么多呢!

芯片之間的串行數據傳輸對頻率很敏感,因為高頻會帶來更大的噪聲干擾、碼間干擾、電磁干擾等,進而導致信號失真。

一般在芯片的低速串行IO,采用不同的沿來發送和接收來避免信號干擾對采樣信號的影響,但是clk頻率都在100M以內,比如SPI協議,I2C協議。

但是當信號頻率到達幾百M或者G以上,通過不同的沿來發送和接收信號,已經不能避免信號干擾的問題了,高頻時鐘受噪聲干擾更為嚴重,到達采樣端已經完全失真了。而且clk與data之間的skew約束更為嚴格,幾乎不可能實現。

image.png

圖1:Serdes 結構圖

這個時候就需要應用serdes了,serdes包含了模擬和數字均衡來切實消除噪聲干擾、碼間干擾等。如下圖所示,serdes的RX模擬部分在ADC采樣之前有CTLE(線性均衡)來進行高頻濾波,然后通過ADC采樣模擬電平到數字域,然后通過CDR恢復數字時鐘,通過FFE/DFE進行數字信號均衡,然后進行數據判決,最終將判決后的data輸出給上層。

TX方向將輸入的信號進行FFE均衡,然后輸出給TX模擬部分發出給對端。通過發送端和接收端的一致均衡,來消除信道上未知的干擾。而且serdes可以從接收data里面恢復出采樣時鐘,避免了clk與data之間skew導致采樣時序以及時鐘失真的問題。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CLK
    CLK
    +關注

    關注

    0

    文章

    123

    瀏覽量

    16923
  • I2C協議
    +關注

    關注

    0

    文章

    25

    瀏覽量

    8397
  • ADC采樣
    +關注

    關注

    0

    文章

    127

    瀏覽量

    12720
  • 串行數據傳輸

    關注

    0

    文章

    4

    瀏覽量

    6802
  • SERDES接口
    +關注

    關注

    0

    文章

    28

    瀏覽量

    2874
收藏 人收藏

    評論

    相關推薦

    SERDES的作用 SerDes基礎知識詳解

    SERDES是英文SERializer(串行器)/DESerializer(解串器)的簡稱。
    的頭像 發表于 01-04 09:04 ?1322次閱讀
    <b class='flag-5'>SERDES</b>的作用 <b class='flag-5'>SerDes</b>基礎知識詳解

    申請TI Keystone DSP PCIe SerDes IBIS-AMI Models。

    由于需要對6674的PCIe進行仿真,需要用到TI Keystone DSP PCIe SerDes IBIS-AMI Models,請問該如何申請,在網頁申請沒有得到回復。
    發表于 06-21 05:19

    請問6678中的srio的serdes和以太網的serdes是共用還是各自有自己的serdes?

    6678中的srio的serdes和以太網的serdes是共用還是各自有自己的serdes?
    發表于 08-02 06:11

    serdes和奴隸serdes,如果我使用主人,奴隸能使用嗎

    大家好, 在一個I / O塊中有一個主serdes和一個slave serdes。如果我使用主設備,奴隸不能使用,是不是?謝謝。最好的祝福。
    發表于 06-08 15:03

    什么是SerDes?

    什么是SerDes?
    發表于 06-24 07:52

    SerDes是怎么工作的

    FPGA發展到今天,SerDes(Serializer-Deserializer)基本上是標配了。從PCI到PCI Express, 從ATA到SATA,從并行ADC接口到JESD204, 從RIO
    發表于 07-28 07:02

    怎樣去更好地使用SerDes

    SerDes的基本結構是由哪些部分組成的?怎樣去更好地使用SerDes?
    發表于 09-22 06:25

    有關SerDes的基本知識匯總

    SERDES的作用有哪些?SerDes的主要構成可以分為哪幾部分?
    發表于 10-18 09:25

    怎樣去設計SerDes

    SerDes是怎么工作的?SerDes有傳輸時鐘信號嗎?
    發表于 10-18 08:53

    SERDES的優勢 SERDES演變的看法

    SERDES的優勢 引腳數量和通道優勢 SERDES最明顯的優勢是具備更少的引腳數量和線纜/通道數量。對于早期的SERDES,這意味著數據可以通過同軸電纜或光纖發送。 對于現代的SERDES
    的頭像 發表于 07-23 11:59 ?3907次閱讀

    關于高速串行收發器的重要概念和注意事項

    ://blog.csdn.net/u010161493/article/details/77688024 一、為什么要用Serdes 傳統的源同步傳輸,時鐘和數據分離。在速率比較低時(《1000M
    的頭像 發表于 08-10 09:12 ?2656次閱讀
    關于高速串行收發器的重要概念和注意事項

    介紹一種采用光SerDes而非電SerDes的高速收發器

    同時介紹一種采用光電集成技術的,即采用光SerDes而非電SerDes的高速收發器。
    的頭像 發表于 04-01 09:28 ?1155次閱讀

    什么是SerDes?SerDes的應用場景又是什么呢?

    首先我們要了解什么是SerDes,SerDes的應用場景又是什么呢?SerDes又有哪些常見的種類?
    的頭像 發表于 06-06 17:03 ?5957次閱讀
    什么是<b class='flag-5'>SerDes</b>?<b class='flag-5'>SerDes</b>的應用場景又是什么呢?

    SerDes是怎么設計的?(一)

    FPGA發展到今天,SerDes(Serializer-Deserializer)基本上是器件的標配了。從PCI發展到PCI-E,從ATA發展到SATA,從并行ADC接口到JESD204,從RIO
    的頭像 發表于 10-16 14:50 ?741次閱讀
    <b class='flag-5'>SerDes</b>是怎么設計的?(一)

    為什么我們需要SERDES?SERDES的優點有哪些?

    盡管設計和驗證很復雜,SERDES 已成為 SoC 模塊不可或缺的一部分。隨著 SERDES IP 模塊現已推出,它有助于緩解任何成本、風險和上市時間問題。
    的頭像 發表于 10-23 14:44 ?574次閱讀
    為什么我們需要<b class='flag-5'>SERDES</b>?<b class='flag-5'>SERDES</b>的優點有哪些?
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>