<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計的常見問題

華秋DFM ? 來源:華秋DFM ? 作者:華秋DFM ? 2023-08-23 12:32 ? 次閱讀

后臺有很多工程師朋友留言咨詢,其中很大一部分問題都與PCB生產相關,不外乎是一些沒有提前考慮到的生產隱患,從而導致廢板或返工等,確實比較浪費時間和成本。

所以本期內容,小編將PCB常見設計缺陷問題都進行了匯總,希望大家能夠提前規避生產風險,助力PCB一板成功!

15722892-416e-11ee-99a4-92fbcf53809c.gif

鉆孔類問題

15804120-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

此類文件設計異常,無論孔屬性是有銅還是無銅,都會給工程帶來困擾

【品質風險】

此類設計容易孔屬性制作錯誤

【可制造性建議】

有銅孔線路設計孔環,無銅孔線路不要設計走線和孔環

159761ac-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

無導線相連的孔, 原稿文件或者分孔圖定義有銅孔

【品質風險】

給工廠造成困擾,容易造成孔屬性錯誤

【可制造性建議】

孔屬性定義正確

159cd83a-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

有焊盤的情況下,原稿文件定義為無銅孔(常規應該是有銅孔)

【品質風險】

給工廠造成困擾,容易造成孔屬性錯誤

【可制造性建議】

孔屬性定義正確

15b31abe-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

槽孔和圓孔疊在一起無法判定是按槽孔做,還是按圓孔做,或是都做出

【品質風險】

容易造成漏做圓孔

【可制造性建議】

如果都需要鉆出來,就都設計在鉆孔層,如果圓孔無需鉆出,就取消圓孔設計

15c06e62-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

槽孔設計在分孔圖層

【品質風險】

容易造成槽孔丟失

【可制造性建議】

槽孔設計在鉆孔層

15e4661e-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

鉆孔層設計了圓孔, 分孔圖設計了槽孔。容易造成槽孔漏失

【品質風險】

容易造成槽孔丟失

【可制造性建議】

槽孔設計在鉆孔層

15f6c21e-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

插件孔設計過近,為保證阻焊橋, 導致焊盤嚴重削變形

【品質風險】

容易造成焊盤變形,焊接面積變小,虛焊等影響

【可制造性建議】

成品孔徑做小,或者孔間距做大一點

160879aa-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

8字孔設計, 會導致孔銅毛刺嚴重

【品質風險】

容易造成孔避毛刺,卷銅嚴重

【可制造性建議】

8字孔拉開間距,或者設計成槽孔

160fb616-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

阻焊塞孔過孔極差不要超過0.2mm

【品質風險】

容易塞孔刀數過多,影響塞孔效果

【可制造性建議】

建議過孔不要設計多種孔徑, 孔極差不要超過0.2mm

16258716-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

過孔距離板邊設計過近

【品質風險】

容易板邊過孔漏銅

【可制造性建議】

過孔距離板邊大于10MIL以上

16347f5a-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

鉆孔鉆在IC和小焊盤上

【品質風險】

造成焊接面積變小。焊盤斷裂,引起虛焊等可能

【可制造性建議】

建議過孔盡量避開小焊盤

滑動查看更多

15722892-416e-11ee-99a4-92fbcf53809c.gif

線路類問題

165d4e30-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

此類斷頭線,極容易造成生產短路

【品質風險】

極容易造成生產短路

【可制造性建議】

設計時盡量避免設計此類斷頭線

166db784-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

設計板邊裸銅帶,不能每層都設計,容易讓后端跟銑帶搞混

【品質風險】

容易判定成銑帶,導致板邊裸銅帶丟失

【可制造性建議】

裸銅帶只設計在阻焊層

1677a2da-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

殘銅率相差太大的板子,不要組合在一起制作

【品質風險】

導致殘銅率極低面銅不均

【可制造性建議】

不要組合在一起制作

16950dca-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

布線銅皮疊線不建議or各種線(如阻抗線)大小做區分

【品質風險】

增加工程制作時間和成本

【可制造性建議】

銅皮和走線大小做區分

16a045f0-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

布線銅皮疊線不建議or各種線(如阻抗線)大小做區分

【品質風險】

增加工程制作時間和成本

【可制造性建議】

銅皮和走線大小做區分

16ad6078-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

不要設計此類斷頭線

【品質風險】

工廠無法判定此類斷頭線是否正常,增加了溝通成本

【可制造性建議】

設計要保證資料常規性。

16b45c16-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

板邊鋪銅注意避開銑刀位

【品質風險】

工廠默認為此類銅寬為無作用銅寬,可能對資料產生影響

【可制造性建議】

鋪銅注意避開銑刀位

滑動查看更多

15722892-416e-11ee-99a4-92fbcf53809c.gif

阻焊類問題

16e658b0-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

系統下單過孔蓋油的Gerber資料設計過孔開窗

【品質風險】

容易造成過孔方式錯誤

【可制造性建議】

資料過孔開窗和系統過孔方式 需保持一致

16f3ec1e-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

線路有焊盤,阻焊未設計開窗

【品質風險】

容易造成焊盤蓋油

【可制造性建議】

線路有焊盤, 阻焊需要設計開窗

16fee51a-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

阻焊設計錫線過長

【品質風險】

錫線過長,漏銅

【可制造性建議】

注意錫的長度

164209c2-416e-11ee-99a4-92fbcf53809c.svg

滑動查看更多

164209c2-416e-11ee-99a4-92fbcf53809c.svg

15722892-416e-11ee-99a4-92fbcf53809c.gif

絲印類問題

173bc372-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

文字不要設計在字符框內

【品質風險】

工程常規是直接套除,容易造成字符丟失

【可制造性建議】

需要做出來的字符,不要設計在焊盤上

17465df0-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

字符的字寬字高不要設計過小

【品質風險】

字符寬度高度過小,容易造成字符模糊

【可制造性建議】

字寬字高設計需要大于30MIL以上,字寬需要大于5MIL以上

174dc98c-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

字符不要設計重疊

【品質風險】

疊字,造成字符模糊

【可制造性建議】

設計過程中,不要設計疊字

1765495e-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

不要把極性符號,隱藏起來

【品質風險】

造成極性符號丟失

【可制造性建議】

重要的字符一定和焊盤保留安全間距

滑動查看更多

15722892-416e-11ee-99a4-92fbcf53809c.gif

板邊類問題

179822e8-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

外形不要被鎖起來

【品質風險】

容易造成內槽丟失

【可制造性建議】

不要把內槽鎖起來

179e163a-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

內槽寬度設計不足0.8MM

【品質風險】

行業內最小鑼刀0.8MM

【可制造性建議】

內槽設計大于0.8MM

17af5468-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

外形不要設計重線

【品質風險】

容易造成外形公差錯誤

【可制造性建議】

保證外形的唯一性

滑動查看更多

15722892-416e-11ee-99a4-92fbcf53809c.gif

拼版類問題

17dd0278-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

設計拼版, 一定要考慮到怎么分板, 左圖V割困難

【品質風險】

容易V割報廢

【可制造性建議】

圓圈位置拉開間距

17e50086-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

V割線不在一個水平線上

【品質風險】

V割漏銅,尺寸偏差

【可制造性建議】

V割的外形,一定設計在一個水平線上

17f5de4c-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

此類工藝邊設計,懸空位置較大,容易斷邊

【品質風險】

容易斷邊,V割彈板

【可制造性建議】

可以增加副板,郵票連接

18024b82-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

此類設計也需要添加副板郵票孔連接

【品質風險】

V割容易偏位,斷板等

【可制造性建議】

可以增加副板,郵票連接

1810f2fe-416e-11ee-99a4-92fbcf53809c.png

【問題描述】

矩形或者圓形的板, 注意拼版方向的表達

【品質風險】

容易造成拼版方式錯誤

【可制造性建議】

用F來表示拼版方向, 或者板內物件來表示拼版方向

滑動查看更多

設計完PCB后,一定要做分析檢查,才能讓生產更順利,這里推薦一款可以一鍵智能檢測PCB布線布局最優方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點擊一鍵DFM分析,即可根據生產的工藝參數對設計的PCB板進行可制造性分析。

華秋DFM軟件是國內首款免費PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。其PCB裸板的分析功能,開發了19大項,52細項檢查規則,PCBA組裝的分析功能,開發了10大項,234細項檢查規則。

基本可涵蓋所有可能發生的制造性問題,能幫助設計工程師在生產前檢查出可制造性問題,且能夠滿足工程師需要的多種場景,將產品研制的迭代次數降到最低,減少成本。

18399218-416e-11ee-99a4-92fbcf53809c.jpg

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

專屬福利

上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領取多張無門檻元器件+打板+貼片”優惠券


審核編輯 黃宇


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    394

    文章

    4592

    瀏覽量

    83666
收藏 人收藏

    評論

    相關推薦

    PCB設計案例常見問題如何優化(含6個實例)

    過孔(via)是PCB設計過程中很難繞開的一個點,在Layout的布線過程中,想要線路完全不交叉,往往很難實現,所以,在單面板的基礎上,通過過孔(via)實現層間導通,逐漸發展出了雙面板、多層板,而過孔(via),也因此成為了PCB設計中的一個關鍵點。
    的頭像 發表于 08-05 14:29 ?3069次閱讀
    <b class='flag-5'>PCB設計</b>案例<b class='flag-5'>常見問題</b>如何優化(含6個實例)

    PCB設計常見問題

    pcb設計常見問題,供參考。
    發表于 08-14 23:32

    高速PCB設計常見問題

    高速PCB設計常見問題
    發表于 09-03 10:34

    PCB設計常見問題

    ,但讀者可以不必嚴格區分。 網絡表管理器有什么作用?   答:第一,引入網絡表,這種網絡表的引入過程實際上是將原理圖設計的數據加載到印刷電路板設計系統PCB的過程。PCB設計系統中數據的所有變化
    發表于 08-26 15:42

    PCB設計常見問題解答

    PCB設計常見問題解答(一)1、如何選擇PCB板材?選擇PCB板材必須在滿足設計需求和可量產性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的
    發表于 04-16 11:58

    PCB設計技巧常見問題及解答

     ?。?、如何選擇PCB板材?  選擇PCB板材必須在滿足設計需求和可量產性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質問題會比較重要?!±?,現在常用的FR-4材質,在幾個GHz的頻率時的介質損(dielectric?。欤铮螅螅π盘査p 有很大的影響,可能就不合用。就電氣而言,要注意介電常數(dielectric?。悖铮睿螅簦幔睿簦┖徒椤≠|損在所設計的頻率是否合用?! ¨尅 。?、如何避免高頻干擾?  避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾 ?。ǎ茫颍铮螅螅簦幔欤耄???捎美蟾咚傩盘柡湍M信號之間的距離,或加ground?。纾酰幔颍洌螅瑁酰睿簟。簦颍幔悖澹蟆≡谀M信號旁邊。還要注意數字地對模擬地的噪聲干擾?! 。?、在高速設計中,如何解決信號的完整性問題?  信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗 ?。ǎ铮酰簦穑酰簟。椋恚穑澹洌幔睿悖澹?,走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸?! 。?、差分布線方式是如何實現的?  差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距 由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走 在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者?。螅椋洌澹猓螅椋洌鍖崿F的方式較多?!↑骸 。?、對于只有一個輸出端的時鐘信號線,如何實現差分布線?  要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時 鐘信號是無法使用差分布線的。 ?。?、接收端差分線對之間可否加一匹配電阻?  接收端差分線對間的匹配電阻通常會加, 其值應等于差分阻抗的值。這樣信號品質會好些?! 。?、為何差分對的布線要靠近且平行?  對差分對的布線方式應該要適當的靠近且平行。所謂適當的靠近是因為這間距會影響到差分 阻抗(differential?。椋恚穑澹洌幔睿悖澹┑闹?, 此值是設計差分對的重要參數。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性?。ǎ螅椋纾睿幔臁。椋睿簦澹纾颍椋簦┘皶r間延遲(timing?。洌澹欤幔??! 。?、如何處理實際布線中的一些理論沖突的問題 ?。保』旧?, 將模/數地分割隔離是對的?!∫⒁獾氖切盘栕呔€盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning?。悖酰颍颍澹睿簟。穑幔簦瑁┳兲??!↑弧 。玻【д袷悄M的正反饋振蕩電路, 要有穩定的振蕩信號, 必須滿足loop?。纾幔椋钆cphase的規 范, 而這模擬信號的振蕩規范很容易受到干擾, 即使加ground?。纾酰幔颍洹。簦颍幔悖澹罂赡芤矡o法完全隔離干擾?!《译x的太遠, 地平面上的噪聲也會影響正反饋振蕩電路?!∷?, 一定要將 晶振和芯片的距離進可能靠近?! 。常〈_實高速布線與EMI的要求有很多沖突?!〉驹瓌t是因EMI所加的電阻電容或ferrite?。猓澹幔?, 不能造成信號的一些電氣特性不符合規范?!∷?, 最好先用安排走線和PCB疊層的技 巧來解決或減少EMI的問題, 如高速信號走內層?!∽詈蟛庞秒娮桦娙莼颍妫澹颍颍椋簦濉。猓澹幔涞姆绞?, 以降低對信號的傷害?! 。?、如何解決高速信號的手工布線和自動布線之間的矛盾?  現在較強的布線軟件的自動布線器大部分都有設定約束條件來控制繞線方式及過孔數目?!「骷遥牛模凉镜睦@線引擎能力和約束條件的設定項目有時相差甚遠?!±?, 是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式, 能否控制差分對的走線間距等?!∵@會影響到 自動布線出來的走線方式是否能符合設計者的想法?!×硗?, 手動調整布線的難易也與繞線 引擎的能力有絕對的關系?!±?, 走線的推擠能力, 過孔的推擠能力, 甚至走線對敷銅的推擠能力等等?!∷?, 選擇一個繞線引擎能力強的布線器, 才是解決之道?! 。保?、關于test?。悖铮酰穑铮??! 。簦澹螅簟。悖铮酰穑铮钍怯脕硪裕裕模摇。ǎ裕椋恚濉。模铮恚幔椋睢。遥澹妫欤澹悖簦铮恚澹簦澹颍y量所生產的PCB板的特性阻抗是 否滿足設計需求?!∫话阋刂频淖杩褂袉胃€和差分對兩種情況?!∷?,?。簦澹螅簟。悖铮酰穑铮钌系淖呔€線寬和線距(有差分對時)要與所要控制的線一樣?!∽钪匾氖菧y量時接地點的位  置?!榱藴p少接地引線(ground?。欤澹幔洌┑碾姼兄?,?。裕模姨桨簦ǎ穑颍铮猓澹┙拥氐牡胤酵ǔ7浅=咏啃盘柕牡胤剑ǎ穑颍铮猓濉。簦椋穑?, 所以,?。簦澹螅簟。悖铮酰穑铮钌狭繙y信號的點跟接地點的距離和方式 要符合所用的探棒。
    發表于 08-30 10:49

    高速PCB設計常見問題

    高速PCB設計常見問題問: 高速系統的定義?/ 答: 高速數字信號由信號的邊沿速度決定,一般認為上升時間小于4 倍信號傳輸延遲時可視為高速信號。而平常講的高頻信號是針對信號頻率而言的。設計開發高速
    發表于 01-11 10:55

    PCB設計常見問題有哪些

    PCB設計常見問題有哪些
    發表于 04-25 08:30

    PCB設計常見問題

    是完全不同的概念,但讀者可以不必嚴格區分。 網絡表管理器有什么作用?     答:第一,引入網絡表,這種網絡表的引入過程實際上是將原理圖設計的數據加載到印刷電路板設計系統PCB的過程。PCB設計系統中
    發表于 09-18 14:27

    高速PCB設計常見問題

    發表于 09-03 10:58 ?0次下載

    PCB設計技巧常見問題

    發表于 11-08 15:22 ?0次下載

    PCB設計常見問題說明

    印刷線路板(以下簡稱線路板)的設計主要是以電路原理圖為根據的,從而實現工程設計者所需要的功能特性。PCB的設計指的是版面圖的設計,同時需要考慮與 外部連接的整體的布局。最后通過內部的電子元件的協調
    發表于 07-12 10:28 ?648次閱讀

    PCB設計案例常見問題如何優化

    所以綜合設計與生產,需要考慮的問題還是不少的。一些設計師會仔細檢查布局,他們的PCB布局文件可直接發至生產車間進行生產;而有的布局文件則需要工程部門進行更多的檢查,才能將其發送到生產車間。
    發表于 08-12 11:22 ?304次閱讀

    PCB設計常見問題1-20例筆記

    PCB設計常見問題1-20例筆記
    的頭像 發表于 02-14 01:31 ?1658次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>常見問題</b>1-20例筆記

    pcb設計常見問題和改善措施

    pcb設計常見問題和改善措施? 隨著現代電子技術的不斷發展,硬件設計的要求也越來越高。作為硬件設計的基礎,PCB設計在整個電子產品的生產過程中占據著至關重要的地位。然而,在實際的PCB設計
    的頭像 發表于 08-29 16:40 ?2218次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>