<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR電路PCB布局布線技巧

PCB學習醬 ? 來源:PCB學習醬 ? 作者:PCB學習醬 ? 2023-08-16 15:20 ? 次閱讀

上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路的PCB設計要如何布局布線。

由于RK3588 DDR接口速率最高達4266Mbps,PCB設計難度大,所以強烈建議使用瑞芯微原廠提供的DDR模板和對應的DDR固件,DDR模板是經過嚴格的仿真和測試驗證后發布的。

在單板PCB設計空間足夠的情況下,優先考慮留出DDR電路模塊所需要的布局布線空間,拷貝瑞芯微原廠提供的DDR模板,包含芯片與DDR顆粒相對位置、電源濾波電容位置、鋪銅間距等完全保持一致。

如下8張圖分別為:L1-L8層DDR電路走線示意圖。

wKgZomTccvaAYeUHAAUqgOPqFLM740.png

wKgZomTccveAQH-dAAJkH5tW6UE445.png

wKgaomTccvaALOcwAAMbX_Q-f-E310.png

wKgaomTccvaAQhpQAAKHBKnBgrc723.png

wKgZomTccvaAUa3JAAI4_hVEh4w272.png

wKgZomTccvaAO92bAATkpYGljo8319.png

wKgaomTccveAOBd5AAI2rydwIBw611.png

wKgZomTccveAebljAAVdAhMCIXg983.png

如果自己設計PCB,請參考以下PCB設計建議,強烈建議進行仿真優化,然后與瑞芯微原廠FAE進行確認,確認沒問題以后再進行打樣調試。

1、CPU管腳,對應的GND過孔數量,建議嚴格參考模板設計,不能刪減GND過孔。8層通孔的PCB模板,CPU管腳GND過孔設計如下圖所示,黃色為DDR管腳信號,地管腳為紅色。

wKgZomTcc6CAAeSIAAEoi7YBlkA898.png

2、信號換層前后,參考層都為GND平面時,在信號過孔25mil(過孔和過孔的中心間距)范圍內需要添加GND回流過孔(黃色為DDR信號,紅色為GND信號),改善信號回流路徑,GND過孔需要把信號換層前后GND參考平面連接起來。

一個信號過孔,至少要有一個GND回流過孔,盡可能增加GND回流過孔數量,可以進一步改善信號質量,如下圖所示。

wKgaomTcc76ACMTkAAUEBZ5DEGk109.png

3、GND過孔和信號過孔的位置會影響信號質量,建議GND過孔和信號過孔交叉放置,如下圖所示,雖然同樣是4個GND回流過孔,4個信號過孔在一起的情況要避免,這種情況下過孔的串擾最大。

wKgZomTcc9CARkbPAB34y-Iub0Q371.png

4、8層板建議DDR信號走第一層、第六層、第八層,DQ、DQS、地址和控制信號、CLK信號都參考完整的GND平面,如果GND平面不完整,將會對信號質量造成很大的影響。

5、如下圖所示,當過孔導致信號參考層破裂時,可以考慮用GND走線優化下參考層,改善信號質量。

wKgaomTcc-WAfmZFABmXakKTvNI644.png

6、繞線自身的串擾會影響信號延時,走線繞等長時,注意按下圖所示。

wKgaomTcc_SAEm8EACPosrpV4nM628.png

7、在做等長時,需要考慮過孔的延時,如下圖所示。

wKgZomTcdAGAD1LfABBuz-kGq7A432.png

8、非功能焊盤會破壞銅皮,以及增大過孔的寄生電容,需要刪除過孔的非功能焊盤,做無盤設計。

9、走線距離過孔越近,參考平面越差,走線距離過孔鉆孔距離建議≧8mil,有空間的地方增大間距。

10、調整過孔位置,優化平面的裂縫,不要造成平面割裂,起到改善回流路徑的作用,如下圖所示。

wKgZomTcdCOAUGEYABTEQpFji1w498.png

11、DQS、CLK、WCLK信號需要做包地處理,包地線或銅皮建議間隔≦400mil,打一個GND過孔,如下圖所示。

wKgZomTcdC-Acjz3AAp7p1vVZl8978.png

12、對于VDD_DDR電源,DCDC區域電源換層時,建議打≧6個0503過孔。

13、對于VDDQ_DDR電源,DCDC區域電源換層時,建議打≧6個0503過孔。

14、對于VDD2_DDR電源,DCDC區域電源換層時,建議打≧6個0503過孔。

15、對于VDD1_1V8_DDR電源,電源平面換層時,建議至少打≧2個0402過孔。

16、每個電容焊盤建議至少一個過孔,對于0603或者0805封裝的電容建議一個焊盤對應兩個過孔,過孔的位置要靠近管腳放置,減小回路電感。

設計完PCB后,一定要做分析檢查,才能讓生產更順利,這里推薦一款可以一鍵智能檢測PCB布線布局最優方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點擊一鍵DFM分析,即可根據生產的工藝參數對設計的PCB板進行可制造性分析。

華秋DFM軟件是國內首款免費PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。其PCB裸板的分析功能,開發了19大項,52細項檢查規則,PCBA組裝的分析功能,開發了10大項,234細項檢查規則。

基本可涵蓋所有可能發生的制造性問題,能幫助設計工程師在生產前檢查出可制造性問題,且能夠滿足工程師需要的多種場景,將產品研制的迭代次數降到最低,減少成本。

wKgZomRrA8uAJF5KAAEJJYFdYqQ205.jpg

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_fsyzlh.zip

● 專屬福利

上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領取多張無門檻“元器件+打板+貼片”優惠券

微信搜索【華秋DFM】公眾號,關注獲取最新可制造性干貨合集

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    688

    瀏覽量

    64523
  • PCB設計
    +關注

    關注

    394

    文章

    4594

    瀏覽量

    83728
  • 布局布線
    +關注

    關注

    1

    文章

    82

    瀏覽量

    15126
  • PCB
    PCB
    +關注

    關注

    1

    文章

    1614

    瀏覽量

    13204
  • 華秋DFM
    +關注

    關注

    20

    文章

    3486

    瀏覽量

    3987
收藏 人收藏

    評論

    相關推薦

    【華秋干貨鋪】DDR電路PCB布局布線要求

    PCB設計空間足夠的情況下,優先考慮留出DDR電路模塊所需要的布局布線空間,拷貝瑞芯微原廠提供的DDR
    的頭像 發表于 08-18 10:55 ?658次閱讀
    【華秋干貨鋪】<b class='flag-5'>DDR</b><b class='flag-5'>電路</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>要求

    DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路
    的頭像 發表于 08-21 17:16 ?688次閱讀
    <b class='flag-5'>DDR</b><b class='flag-5'>電路</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>要求

    PCB設計干貨】DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路
    的頭像 發表于 08-24 08:40 ?1079次閱讀
    【<b class='flag-5'>PCB</b>設計干貨】<b class='flag-5'>DDR</b><b class='flag-5'>電路</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>要求

    Allegro高速PCB設計DDR存儲器模塊布局布線設計思路解析

    `直播鏈接:http://t.elecfans.com/live/574.html直播內容及亮點:詳解DDR高速存儲器模塊的布局布線的設計思路,從原理圖分析到PCB
    發表于 10-10 11:49

    PCB布局布線介紹

    目錄:一、簡介二、布局的方式三、布局的檢查四、PCB布線經驗1、PCB布線經驗一1)要有合理的走
    發表于 07-01 07:56

    DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路
    發表于 08-16 15:15

    【華秋干貨鋪】DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路
    發表于 08-17 17:23

    PCB布局布線技巧100問

    PCB布局布線的好壞將直接影響電路的性能?,F在,雖然有很多軟件可以實現PCB自動布局布線,但是隨
    發表于 12-14 15:49 ?0次下載
    <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧100問

    DDR布局布線規則與實例

    PCBDDR布局布線規則與實例教程說明
    發表于 11-13 16:13 ?0次下載

    DDR2_DDR3_SDRAM,PCB布線規則指導

    DDR2_DDR3_SDRAM,PCB布線規則指導
    發表于 10-31 10:06 ?79次下載
    <b class='flag-5'>DDR2_DDR</b>3_SDRAM,<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>規則指導

    PCB布局布線的相關基本原理和設計技巧

    在電子產品設計中,PCB布局布線是最重要的一步,PCB布局布線的好壞將直接影響
    的頭像 發表于 02-12 09:44 ?5565次閱讀

    PCB布局布線的規則

    你知道什么是PCB嗎?那你知道什么是PCB布局布線規則嗎?一、元器件布局的10條規則:遵照“先大后小,先難后易”的布置原則,即重要的單元
    發表于 10-28 10:03 ?2474次閱讀

    PCB布局布線技巧104問

    在電子產品設計中,PCB布局布線是最重要的一步,PCB布局布線的好壞將直接影響
    發表于 05-05 15:34 ?0次下載

    【華秋干貨鋪】DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路
    的頭像 發表于 08-17 18:15 ?412次閱讀
    【華秋干貨鋪】<b class='flag-5'>DDR</b><b class='flag-5'>電路</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>要求

    DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路
    的頭像 發表于 08-18 08:09 ?485次閱讀
    <b class='flag-5'>DDR</b><b class='flag-5'>電路</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>要求
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>