<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe傳輸速率和有效帶寬科普

廣東萬連科技有限公司 ? 2023-07-31 23:37 ? 次閱讀

PCIe最初被稱為HSI(用于高速互連),并在最終確定其PCI-SIG名稱PCI Express之前,將其名稱更改為3GIO(第三代I / O)。名為阿拉帕霍工作組(AWG)的技術工作組制定了該標準。對于初稿,特設工作組只包括英特爾工程師; 隨后特設工作組擴大到包括行業伙伴。PCI Express是一項不斷發展和完善的技術.

“速度得用金錢來換,因此我們在邁向更高信號速率的同時,會看到有多少人愿意為此付出代價,以及他們會怎么做?!焙孟⑹?,PCIe將按照時程在年底完成0.71版的批準,將提供高達256GB/s 的速率;這距離16 GT/s速率的4.0版PCIe問世還不到兩年。加速PCIe發展藍圖的主要推手是云端運算需求;而PCIe以往是每3~4年,甚至是7年會將數據傳輸速率提升一倍。數據中心網絡需要更快的速度以過渡至800Gbit以太網絡,而數量越來越龐大的深度學習加速器,也感覺它們需要更高速度.

淺談PCIe傳輸速率和有效帶寬計算方式

PCIe是串行總線,PCIe1.0的線上比特傳輸速率為2.5Gb/s,物理層使用8/10編碼,即8比特的數據,實際在物理線路上是需要傳輸10比特的,因此:

PCIe1.0 x 1的帶寬=(2.5Gb/s )/ 10bit =250MB/s

這是單條Lane的帶寬,有幾條Lane,那么整個帶寬就是250MB乘以Lane的數目。

PCIe2.0的線上比特傳輸速率在PCIe1.0的基礎上翻了一倍,為5Gb/s,物理層同樣使用8/10編碼,所以:

PCIe2.0 x 1的帶寬=(5Gb/s )/ 10bit = 500MB/s

同樣,有多少條Lane,帶寬就是500MB/s乘以Lane的數目。

PCIe3.0的線上比特傳輸速率沒有在PCIe2.0的基礎上翻倍,不是10Gb/s,而是8Gb/s,但物理層使用的是128/130編碼進行數據傳輸,所以:

PCIe3.0 x 1的帶寬=(8Gb/s)/ 8bit = 1GB/s

同樣,有多少條Lane,帶寬就是1GB/s乘以Lane的數目。

由于采用了128/130編碼,128比特的數據,只額外增加了2bit的開銷,有效數據傳輸比率增大,雖然線上比特傳輸率沒有翻倍,但有效數據帶寬還是在PCIe2.0的基礎上做到翻倍。

這里值得一提的是,上面算出的數據帶寬已經考慮到8/10或者128/130編碼,因此,大家在算帶寬的時候,沒有必要再考慮線上編碼的問題了。

SATA單通道不同,PCIe連接可以通過增加通道數擴展帶寬,彈性十足。通道數越多,速度越快。不過,通道數越多,成本越高,占用更多空間,還有就是更耗電。因此,使用多少通道,應該在性能和其他因素之間進行一個綜合考慮。

PCIe是從PCI發展過來的,PCIe的”e”是express的簡稱,快的意思。PCIe怎么就能比PCI快呢,因為PCIe在物理傳輸上,跟PCI有著本質的區別。PCI使用并口傳輸數據,而PCIe使用的是串口傳輸。PCI并行總線,單個時鐘周期可以傳輸32bit或者64bit,怎么就比不了你單個時鐘周期傳輸1個bit數據的串行總線呢。在實際時鐘頻率比較低的情況下,并口因為可以同時傳輸若干比特,速率確實比串口快。隨著技術的發展,數據傳輸速率要求越來越快,要求時鐘頻率也越來越快,但是,并行總線時鐘頻率不是想快就能快的。如下圖所示:

2d70c13c-2fb8-11ee-bbcf-dac502259ad0.jpg

在發送端,數據在某個時鐘沿傳出去(左邊時鐘第一個上升沿),在接收端,數據在下個時鐘沿(右邊時鐘第二個上升沿)接收。因此,要在接收端能正確采集到數據,要求時鐘的周期必須大于數據傳輸的時間(從發送端到接收端)。受限于數據傳輸時間(該時間還隨著數據線長度的增加而增加),因此時鐘頻率不能做得太高。另外,時鐘信號在線上傳輸的時候,也會存在相位偏移(clock skew ),影響接收端的數據采集。

PCIe使用串行總線進行數據傳輸就沒有這些問題。它沒有外部時鐘信號,它的時鐘信息通過8/10編碼或者128/130編碼嵌入在數據流,接收端可以從數據流里面恢復時鐘信息,因此,它不受數據在線上傳輸時間的限制,你導線多長都沒有問題,你數據傳輸頻率多快也沒有問題;沒有外部時鐘信號,自然就沒有所謂的clock skew問題.

淺談PCIe線材結構

PCIe為串行,通過使用差分信號傳輸(differential transmission),信號完整性理論之差分訊號;采用雙通道技術,在傳輸模式上,PCI-Express采用與全雙工通信技術類似的雙通道傳輸模式,在速度方面,PCI-Express v1.0a 為每個通道提供了2.5Gb/s的傳輸速率,隨著版本的不同,面向PCI Express擴展卡應用的線纜組件可提供PCIe X4、X8和X16等規格,該系列線纜組件包含MiniSAS、SATA、QSFP +和SPF +等高速線纜。PCIE物理層實現了一對收發差分對,可以實現全雙工的通訊方式,目前主要的PCIE結構主要是SAS結構,線材選用CAT A ,B,C ,D,E結構,根據測試的參數要求,設計符合不同規范的參數。

2d86e7dc-2fb8-11ee-bbcf-dac502259ad0.png

PCIe Spec只是規定了物理層需要實現的功能、性能與參數等,置于如何實現這些卻并沒有明確的說明。也就是說,廠商可以根據自己的需要和實際情況,來設計PCIe的物理層結構來保證功能即可!

2d9a9e80-2fb8-11ee-bbcf-dac502259ad0.jpg

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 帶寬
    +關注

    關注

    3

    文章

    844

    瀏覽量

    40291
  • 傳輸
    +關注

    關注

    0

    文章

    144

    瀏覽量

    27329
  • PCIe
    +關注

    關注

    13

    文章

    1102

    瀏覽量

    81192
收藏 人收藏

    評論

    相關推薦

    三種實現光模塊更高傳輸速率的技術

    本文介紹三種提高光模塊傳輸速率的技術:波分復用技術、多路并行傳輸技術和高階調制技術。波分復用技術利用光的波長特性將不同波長的信號同時傳輸在同一條光纖上,實現光纖的并行
    的頭像 發表于 03-11 15:31 ?176次閱讀

    PCIE相關概念和帶寬計算方法

    傳輸速率為每秒傳輸量GT/s,而不是每秒位數Gbps,因為傳輸量包括不提供額外吞吐量的開銷位;比如 PCIe 1.x和
    的頭像 發表于 01-16 14:42 ?434次閱讀
    <b class='flag-5'>PCIE</b>相關概念和<b class='flag-5'>帶寬</b>計算方法

    短波波分復用(SWDM)是什么?SWDM技術支持多少傳輸速率傳輸距離

    短波波分復用(SWDM)是什么?SWDM技術能支持多少傳輸速率傳輸距離? 短波波分復用(SWDM)是一種用于光纖通信的技術,通過同時傳輸多個不同波長的信號來提高通信
    的頭像 發表于 12-27 11:28 ?559次閱讀

    為什么PCIe Retimer芯片可成為未來主流解決方案呢?

    PCIe協議持續更新換代,每代升級傳輸速率翻倍。** 總線是為服務器主板上不同的硬件進行互相數據通信的“道路”,單位時間內數據傳輸量被稱為帶寬
    的頭像 發表于 12-06 16:45 ?2271次閱讀
    為什么<b class='flag-5'>PCIe</b> Retimer芯片可成為未來主流解決方案呢?

    計算機網絡中速率帶寬的區別

    速率,指的是額定速率 這里會有一個疑惑:那么額定速率是否恒大于帶寬. 答案是否定的. 當有兩條傳送帶的情況下,假設每條傳輸帶的
    發表于 11-27 16:29

    ADL5202的有效帶寬是多少???

    我想問一下,ADL5202的有效帶寬是多少???也就是說它在哪個有效帶寬內能夠有效放大。
    發表于 11-24 08:25

    PCIe:用CopprLink取代OCuLink?

    PCI SIG 本周表示,它正在開發 PCIe 5.0 和PCIe 6.0接口的布線規范,數據傳輸速率為 32 GT/s 和 64 GT/s。
    的頭像 發表于 11-16 17:43 ?1053次閱讀
    <b class='flag-5'>PCIe</b>:用CopprLink取代OCuLink?

    計算機網絡中速率帶寬的區別

    速率,指的是額定速率 這里會有一個疑惑:那么額定速率是否恒大于帶寬. 答案是否定的. 當有兩條傳送帶的情況下,假設每條傳輸帶的
    發表于 11-01 15:04

    PCIe 5.0驗證實戰,經常遇到的那些問題?

    PCIe 5.0是當前最新的PCI Express規范,提供了更高的數據傳輸速率和更大的帶寬。
    的頭像 發表于 10-27 16:23 ?521次閱讀
    <b class='flag-5'>PCIe</b> 5.0驗證實戰,經常遇到的那些問題?

     什么叫傳輸速率 串口傳輸速率范圍是多少

    對于數字數據傳輸,傳輸速率表示每秒鐘傳輸的比特數或字節數。例如,一個傳輸速率為1 Mbps的網絡
    的頭像 發表于 08-24 15:21 ?7862次閱讀

    CDN 帶寬與上傳下載速率關系

    帶寬(Bandwidth)單位用bps(bit/s),表示每秒鐘傳輸的二進制位數。下載速率單位用Bps(Byte/s)表示,表示每秒鐘傳輸的字節數。1Byte(字節)=8bit(位),
    的頭像 發表于 07-31 17:38 ?689次閱讀
    CDN <b class='flag-5'>帶寬</b>與上傳下載<b class='flag-5'>速率</b>關系

    USB2和USB3傳輸有效帶寬是多少?

    USB2和USB3傳輸中,有效帶寬是多少?`
    發表于 07-31 16:44

    PCIe?標準演進歷史

    各代 PCIe 標準之間的主要差異。 PCIe 3.0 PCIe2.0的傳輸速率為5 GT/s,但由于8b/10b編碼方案的開銷占比為20%
    的頭像 發表于 07-26 08:05 ?1060次閱讀
    <b class='flag-5'>PCIe</b>?標準演進歷史

    PCIe傳輸速率有效帶寬科普

    PCIe最初被稱為HSI(用于高速互連),并在最終確定其PCI-SIG名稱PCI Express之前,將其名稱更改為3GIO(第三代I / O)。名為阿拉帕霍工作組(AWG)的技術工作組制定了該標準
    的頭像 發表于 07-19 11:04 ?3725次閱讀
    <b class='flag-5'>PCIe</b><b class='flag-5'>傳輸</b><b class='flag-5'>速率</b>和<b class='flag-5'>有效</b><b class='flag-5'>帶寬</b><b class='flag-5'>科普</b>

    思爾芯首款支持PCIe Gen5原型驗證EDA工具上市

    支持 PCIe Gen5 x 4 與 CXL(EP)的連接,以及 PCIe Gen5 x 8 與 CCIX(RC/EP)的連接。這使得它能夠以高速率 PCIe 進行數據
    發表于 07-04 10:56 ?337次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>