<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何通過最小化熱回路PCB ESR和ESL來優化開關電源布局

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-14 15:33 ? 次閱讀

問題:

能否優化開關電源的效率?

答案:

當然可以,最小化熱回路PCB ESR和ESL是優化效率的重要方法。

簡介

對于功率轉換器,寄生參數最小的熱回路PCB布局能夠改善能效比,降低電壓振鈴,并減少電磁干擾(EMI)。ADI將在本文討論如何通過最小化PCB的等效串聯電阻(ESR)和等效串聯電感(ESL)來優化熱回路布局設計。文中研究并比較了影響因素,包括解耦電容位置、功率FET尺寸和位置以及過孔布置。通過實驗驗證了分析結果,并總結了最小化PCB ESR和ESL的有效方法。

熱回路和PCB布局寄生參數

開關模式功率轉換器的熱回路是指由高頻(HF)電容和相鄰功率FET形成的臨界高頻交流電流回路。它是功率級PCB布局的最關鍵部分,因為它包含高dv/dt和di/dt噪聲成分。設計不佳的熱回路布局會產生較大的PCB寄生參數,包括ESL、ESR和等效并聯電容(EPC),這些參數對功率轉換器的效率、開關性能和EMI性能有重大影響。

1675150952920368.png

圖1.帶熱回路ESR和ESL的降壓轉換器

圖1顯示了同步降壓DC-DC轉換器原理圖。熱回路由MOSFET M1和M2以及解耦電容CIN形成。M1和M2的開關動作會產生高頻di/dt和dv/dt噪聲。CIN提供了一個低阻抗路徑來旁路高頻噪聲成分。然而,器件封裝內和熱回路PCB走線上存在寄生阻抗(ESR、ESL)。高di/dt噪聲通過ESL會引起高頻振鈴,進而導致EMI。ESL中存儲的能量在ESR上耗散,導致額外的功率損耗。因此,應盡量減小熱回路PCB的ESR和ESL,以減少高頻振鈴并提高效率。

準確提取熱回路的ESR和ESL,有助于預測開關性能并改進熱回路設計。器件的封裝和PCB走線均會影響回路的總寄生參數。本文主要關注PCB布局設計。有一些工具可幫助用戶提取PCB寄生參數,例如Ansys Q3D、FastHenry/FastCap、StarRC等。Ansys Q3D之類的商用工具可提供準確的仿真,但通常價格昂貴。FastHenry/FastCap是一款基于部分元件等效電路(PEEC)數值建模的免費工具1 ,可以通過編程提供靈活的仿真來探索不同的版圖設計,但需要額外的編程。FastHenry/FastCap寄生參數提取的有效性和準確性已經過驗證,并與Ansys Q3D進行了比較,結果一致2,3 。在本文中,FastHenry用作提取PCB ESR和ESL的經濟高效的工具。

熱回路PCB的ESR和ESL與解耦電容位置的關系

本部分基于ADI的LTM4638 μModule?穩壓器演示板DC2665A-B來研究CIN位置的影響。LTM4638是一款集成式20VIN、15A降壓型轉換器模塊,采用小型6.25mm × 6.25mm × 5.02mm BGA封裝。它具有高功率密度、快速瞬態響應和高效率特性。模塊內部集成了一個小的高頻陶瓷CIN,不過受限于模塊封裝尺寸,這還不夠。圖2至圖4展示了演示板上的三種不同熱回路,這些熱回路使用了額外的外部CIN。第一種是垂直熱回路1(圖2),其中CIN1放置在μModule穩壓器下方的底層。μModule VIN和GND BGA引腳通過過孔直接連接到CIN1。這些連接提供了演示板上的最短熱回路路徑。第二種熱回路是垂直熱回路2(圖3),其中CIN2仍放置在底層,但移至μModule穩壓器的側面區域。其結果是,與垂直熱回路1相比,該熱回路添加了額外的PCB走線,預計ESL和ESR更大。第三種熱回路選項是水平熱回路(圖4),其中CIN3放置在靠近μModule穩壓器的頂層。μModule VIN和GND引腳通過頂層銅連接到CIN3,而不經過過孔。然而,頂層的VIN銅寬度受其他引腳排列的限制,導致回路阻抗高于垂直熱回路1。表1比較了FastHenry提取的熱回路 PCB ESR和ESL。正如預期的那樣,垂直熱回路1的PCB ESR和ESL最低。

1675150946318475.png

圖2.垂直熱回路1:(a)俯視圖和(b)側視圖

1675150942909218.png

圖3.垂直熱回路2:(a)俯視圖和(b)側視圖

1675150939301335.png

圖4.水平熱回路:(a)俯視圖和(b)側視圖

表1.使用FastHenry提取的不同熱回路的PCB ESR和ESL

熱回路 ESR (ESR1 + ESR2)、600kHz (m?) ESL (ESL1 + ESL2)、200MHz (nH)
垂直熱回路1 0.7 0.54
垂直熱回路2 2.5 1.17
水平熱回路 3.3 0.84

為了通過實驗驗證不同熱回路的ESR和ESL,ADI測試了12V轉1V CCM運行時演示板的效率和VIN交流紋波。理論上,ESR越低,則效率越高,而ESL越小,則VSW振鈴頻率越高,VIN紋波幅度越低。圖5a顯示了實測效率。垂直熱回路1的效率最高,因為其ESR最低。水平熱回路和垂直熱回路1之間的損耗差異也是基于提取的ESR計算的,這與圖5b所示的測試結果一致。圖5c中的VIN HF紋波波形是在CIN上測試的。水平熱回路具有更高的VIN紋波幅度和更低的振鈴頻率,因此驗證了其回路ESL高于垂直熱回路1。另外,由于回路ESR更高,因此水平熱回路的VIN紋波衰減速度快于垂直熱回路1。此外,較低的VIN紋波降低了EMI,因而可以使用較小的EMI濾波器。

1675150934964775.png

圖5.演示板測試結果:(a)效率,(b)水平回路與垂直回路1之間的損耗差異,(c) 15 A輸出時M1導通期間的VIN紋波

熱回路PCB ESR和ESL與MOSFET尺寸和位置的關系

對于分立式設計,功率FET的布置和封裝尺寸對熱回路ESR和ESL也有重大影響。本部分ADI對使用功率FET M1和M2以及解耦電容CIN的典型半橋熱回路進行了建模和研究。圖6比較了常見功率FET封裝尺寸和放置位置。表2顯示了每種情況下提取的ESR和ESL。

1675150929997277.png

圖6.熱回路PCB模型:(a) 5mm × 6mm MOSFET,直線布置;(b) 5mm × 6mm MOSFET,以90°形狀布置;(c) 5mm × 6mm MOSFET,以180°形狀布置;(d) 兩個并聯的3.3mm × 3.3mm MOSFET,以90°形狀布置;(e) 兩個并聯的3.3mm × 3.3mm MOSFET,以90°形狀布置,帶有接地層;(f) 對稱的3.3mm × 3.3mm MOSFET,位于頂層和底層,以90°形狀布置。

表2.對于不同器件形狀和位置,使用FastHenry提取的熱回路PCB ESR和ESL

ESR1 (m?),2MHz ESR2 (m?),2MHz ESR3 (m?),2MHz ESRTOTAL (m?),2MHz 相對于(a)的ESR變化率 ESL1 (nH),200MHz ESL2 (nH),200MHz ESL3 (nH),200MHz ESLTOTAL (nH),200MHz 相對于(a)的ESL變化率
(a) 0.59 2.65 0.45 3.69 N/A 0.42 2.80 0.23 3.45 N/A
(b) 0.59 0.3 0.38 1.27 -66% 0.42 0.09 0.17 0.67 -81%
(c) 0.24 0.27 0.83 1.35 -63% 0.07 0.07 0.52 0.66 -81%
(d) 0.44 0.3 0.28 1.01 -73% 0.25 0.09 0.08 0.42 -88%
(e) 0.44 0.27 0.26 0.97 -74% 0.21 0.08 0.07 0.36 -90%
(f) 0.31 0.27 0.13 0.7 -81% 0.12 0.07 0.02 0.21 -94%

情況(a)至(c)展示了三種常見功率FET布置,其中采用5mm × 6mm MOSFET。熱回路的物理長度決定了寄生阻抗。與情況(a)相比,情況(b)中的90°形狀布置和情況(c)中的180°形狀布置的回路路徑更短,導致ESR降低60%,ESL降低80%。由于90°形狀布置顯示出了優勢,可基于情況(b)研究更多情況,以進一步降低回路ESR和ESL。情況(d)將一個5mm × 6mm MOSFET替換為兩個并聯的3.3mm × 3.3mm MOSFET。由于MOSFET尺寸更小,回路長度進一步縮短,導致回路阻抗降低7%。情況(e)將一個接地層放置在熱回路層下方,與情況(d)相比,熱回路ESR和ESL進一步降低2%。原因是接地層上產生了渦流,其感應出相反的磁場,相當于降低了回路阻抗。情況(f)構建了另一個熱回路層作為底層。如果將兩個并聯MOSFET對稱布置在頂層和底層,并通過過孔連接,則由于并聯阻抗,熱回路PCB ESR和ESL的降低更加明顯。因此,在頂層和底層上以對稱90°形狀或180°形狀布置較小尺寸的器件,可以獲得最低的PCB ESR和ESL。

為了通過實驗驗證MOSFET布置的影響,可以使用ADI的高效率4開關同步降壓-升壓控制器演示板LT8390/DC2825A和LT8392/DC2626A4。如圖7a和圖7b所示,DC2825A采用直線MOSFET布置,DC2626A采用90°形狀的MOSFET布置。為了進行公平比較,兩個演示板配置了相同的MOSFET和解耦電容,并在36V轉12V/10A、300kHz降壓操作下進行了測試。圖7c顯示了M1導通時刻測得的VIN交流紋波。采用90°形狀的MOSFET布置時,VIN紋波的幅度更低,諧振頻率更高,這就驗證了熱回路路徑較短導致PCB ESL更小。相反,直線MOSFET布置的熱回路更長,ESL更高,導致VIN紋波幅度要高得多,并且諧振頻率更低。根據Cho和Szokusha研究的EMI測試結果,較高的輸入電壓紋波還會導致EMI輻射更嚴重4。

1675150923713575.png

圖7.(a) LT8390/DC2825A熱回路,MOSFET以直線布置;(b) LT8392/DC2626A熱回路,MOSFET以90°形狀布置;(c) M1導通時的VIN紋波波形。

熱回路PCB的ESR和ESL與過孔布置的關系

熱回路中的過孔布局對回路ESR和ESL也有重要影響。圖8對使用兩層PCB結構和直線布置功率FET的熱回路進行了建模。FET放置在頂層,第二層是接地層。CIN GND焊盤和M2源極焊盤之間的寄生阻抗Z2是熱回路的一部分,作為示例進行研究。Z2是從FastHenry提取的。表3總結并比較了不同過孔布置的仿真ESR2和ESL2。

1675150918180612.png

圖8.熱回路PCB模型,(a) 5個GND過孔靠近CIN和M2布置;(b) 14個GND過孔布置在CIN和M2之間;(c) 基于(b),GND上再布置6個過孔;(d) 基于(c),GND區域上再布置9個過孔。

通常,添加更多過孔會降低PCB寄生阻抗。然而,ESR2和ESL2的降低程度與過孔數量并不是線性比例關系??拷_焊盤的過孔,所導致的PCB ESR和ESL的降低最明顯。因此,對于熱回路布局設計,必須將幾個關鍵過孔布置在靠近CIN和MOSFET焊盤的位置,以使高頻回路阻抗最小。

表3.使用不同過孔布置時提取的熱回路PCB ESR2和ESL2

情況 ESR2 (m?),2MHz 相對于初始情況的ESR變化率 ESL2 (nH),200MHz 相對于初始情況的ESL變化率
無過孔的初始情況 2.67 N/A 1.19 N/A
(a) 1.73 -35.2% 0.84 -29.8%
(b) 1.68 -37.1% 0.82 -30.8%
(c) 1.67 -37.5% 0.82 -31%
(d) 1.65 -38.2% 0.82 -31.4%

結論

減小熱回路的寄生參數有助于提高電源效率,降低電壓振鈴,并減少EMI。為了盡量減小PCB寄生參數,ADI研究并比較了使用不同解耦電容位置、MOSFET尺寸和位置以及過孔布置的熱回路布局設計。更短的熱回路路徑、更小尺寸的MOSFET、對稱的90°形狀和180°形狀MOSFET布置、靠近關鍵元器件的過孔,均有助于實現最低的熱回路PCB ESR和ESL。

責任編輯:彭菁

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4246

    文章

    22566

    瀏覽量

    387995
  • 開關電源
    +關注

    關注

    6375

    文章

    8032

    瀏覽量

    472806
  • 電容
    +關注

    關注

    98

    文章

    5630

    瀏覽量

    147725
收藏 人收藏

    評論

    相關推薦

    如何通過最小化回路PCB ESRESL優化開關電源布局

    如何通過最小化PCB的等效串聯電阻(ESR)和等效串聯電感(ESL)來優化
    的頭像 發表于 12-08 13:55 ?1010次閱讀

    降低開關電源紋波3個方面

    低越好,僅追求容量是遠遠不夠的,當然在滿足足夠低的ESRESL的前提下,容量大些較好。開關電源的濾波電容優選X7R或X5R電容與鉭電解的組合,紋波稍放寬可用Y5V電容和瘦高外觀的鋁電解(低E
    發表于 09-12 14:39

    LED開關電源應該如何設計PCB回路?

    開關電源系統產生較多的電磁干擾,對于電源工作的穩定性和安全性也都會造成不利影響。那么,PCB的設計怎樣做才是正確的呢? 通過最近幾年中LED電源
    發表于 10-09 14:13

    非隔離式開關電源PCB布局詳細攻略

    ?! ∫粋€好的布局設計可優化電源效率,減緩熱應力;更重要的是,它最大限度地減小了噪聲,以及走線與元件之間的相互作用。為實現這些目標,設計者必須了解開關電源內部的電流傳導路徑以及信號流。
    發表于 10-15 19:09

    【微信精選】非隔離式開關電源PCB布局設計技巧

    限度減少層間耦合噪聲,地層用于屏蔽小信號層。要點是:一定要挨著外側功率級層放一個接地層,外部大電流的功率層要使用厚銅箔,盡量減少PCB傳導損耗和阻。功率級的布局開關電源電路可以分為功
    發表于 07-11 07:00

    理論與實踐結合,開關電源應該這樣進行PCB布局!

    的設計跟長期的經驗總結是密不可分的!1.開關電源通過以下的原理示意圖分享設計總體原則圖示為我們常用的兩種開關電源的拓撲結構;A.開關電源拓撲主電流回流路徑面積
    發表于 07-18 07:30

    開關電源PCB設計如何做到最優?這些細節不容忽視……

    的設計跟長期的經驗總結是密不可分的!1.開關電源通過以下的原理示意圖分享設計總體原則圖示為我們常用的兩種開關電源的拓撲結構;A.開關電源拓撲主電流回流路徑面積
    發表于 08-27 10:10

    DC-DC非隔離開關電源PCB布局設計,工程師必看

    層屏蔽。重要的是,始終在外部功率級層旁邊放置一個接地層。最后,還希望外部高電流電源層使用厚銅,以最小化 PCB的傳導損耗和阻。功率級組件布局
    發表于 09-24 12:21

    開關電源與IC控制器PCB設計思路

    電流回流路徑面積最小化;驅動脈沖電流回路最小化。B.對于隔離開關電源拓撲結構,電流回路被變壓器隔離成兩個或多個
    發表于 12-24 17:31

    開關電源與IC控制器PCB設計思路

    面積最小化;驅動脈沖電流回路最小化。B.對于隔離開關電源拓撲結構,電流回路被變壓器隔離成兩個或多個回路
    發表于 02-20 07:00

    如何通過最小化回路優化開關電源布局?

    能否優化開關電源的效率? 當然可以,最小化回路PCB ESRESL
    的頭像 發表于 11-29 18:45 ?612次閱讀

    如何通過最小化回路PCB ESRESL優化開關電源布局

    對于電源轉換器,具有最小寄生參數的熱回路PCB布局可以提高電源效率,降低電壓振鈴,并減少電磁干擾
    的頭像 發表于 11-30 11:02 ?915次閱讀
    如何<b class='flag-5'>通過</b><b class='flag-5'>最小化</b>熱<b class='flag-5'>回路</b><b class='flag-5'>PCB</b> <b class='flag-5'>ESR</b>和<b class='flag-5'>ESL</b>來<b class='flag-5'>優化開關電源</b><b class='flag-5'>布局</b>

    如何通過最小化回路優化開關電源布局?

    對于功率轉換器,寄生參數最小的熱回路PCB布局能夠改善能效比,降低電壓振鈴,并減少電磁干擾(EMI)。本文討論如何通過
    的頭像 發表于 01-03 14:05 ?456次閱讀
    如何<b class='flag-5'>通過</b><b class='flag-5'>最小化</b>熱<b class='flag-5'>回路</b>來<b class='flag-5'>優化開關電源</b><b class='flag-5'>布局</b>?

    如何通過最小化回路PCB ESRESL優化開關電源布局

    對于電源轉換器,具有最小寄生參數的熱回路PCB布局可以提高電源效率,降低電壓振鈴,并減少電磁干擾
    的頭像 發表于 02-15 10:09 ?766次閱讀

    開關電源PCB布局優化,人人都該懂的“黃金法則”是什么?

    開關電源PCB布局優化,人人都該懂的“黃金法則”是什么?
    的頭像 發表于 10-09 18:15 ?501次閱讀
    <b class='flag-5'>開關電源</b><b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>優化</b>,人人都該懂的“黃金法則”是什么?
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>