<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

上拉電阻如何工作?如何選擇上拉電阻值?

科技觀察員 ? 來源:英銳恩 ? 作者:英銳恩 ? 2023-07-06 10:58 ? 次閱讀

在構建電路時,常會使用到上拉電阻,我們經常在一些數字電路中看到它。它只是一個電阻,從輸入端連接到電路的正電源VDD。如下圖所示:

Pull-up-resistor.png

上拉電阻用于確保在未按下按鈕時輸入引腳處于高電平狀態。如果沒有這顆電阻,那么輸入電壓將是浮動的,并且會伴隨著輸入在HIGH和LOW之間隨機變化的風險,此外它會產生噪聲。

一、如何選擇上拉電阻值?

規則一:值不能太高。

上拉值越高,輸入電壓越低。重要的是要讓電壓足夠高,使芯片將其視為HIGH或邏輯1輸入。例如,如果使用帶有10V電源的CD4017,則輸入端至少需要7V才能將其視為高電平。

規則二:也不能太小。

例如,如果選擇100Ω,問題是按下按鈕時會有大量電流流過它。例如,使用9V電源,接上100Ω的電阻,那么電流為90mA。這是不必要的功耗浪費,這也意味著電阻器需要承受0.81W的功率。值得注意的是,大多數電阻器只能承載高達0.25W的功率。

二、得出的結論

選擇上拉電阻時的經驗法則是選擇至少比引腳輸入阻抗(或內阻)小10倍的電阻值。通常,一個10kΩ的上拉值就可以解決問題。

三、上拉電阻如何工作?

我們可以將集成電路IC) 的輸入引腳視為具有接地的電阻器。這稱為輸入阻抗:

pull-up-input-impedance.png

這兩個電阻組成了一個分壓器。如果查看標準分壓器電路,可以看到上拉電阻為R1,輸入阻抗為R2:

Voltage-divider-1.png

我們可以使用分壓器公式找到未按下按鈕時輸入引腳上的電壓:

20220330101928.jpg

下面重命名了公式的組成部分以適應上拉示例。輸入電壓為上拉示例中的VDD 。輸出電壓是輸入引腳上的電壓。于是公式就變成了:

20220330101955.jpg

示例計算

假設您的芯片的輸入阻抗為1MΩ(對于許多芯片來說,100kΩ到1MΩ是正常的)。如果您的電源是9V,并且您選擇了一個10kΩ

的上拉電阻,那么輸入引腳上的電壓是多少?

20220330102026.jpg

輸入引腳上的電壓為 8.9V,足以充當高電平輸入。

一般來說,如果堅持使用不超過輸入阻抗十倍的上拉電阻器的經驗法則,將確保必須具有至少90%的VDD電壓輸入引腳。

如何找到IC的輸入阻抗?

我們可以很容易地測量出芯片的輸入阻抗。阻抗實際上是電阻的一個術語,它可以根據頻率而變化。但是對于這種上拉情況,我們只處理直流電流。

將例如10kΩ的上拉電阻連接到芯片的輸入端,并測量輸入端的電壓。

how-to-find-input-impedance.png

假設你測量時得到8.5V。那么,通過歐姆定律就能計算流過電阻器的電流。電阻兩端的電壓降為9V–8.5V=0.5V,因此將得到:

20220330102146.jpg

有0.05mA電流流過電阻器,因此也通過輸入引腳下降到地。再次,使用歐姆定律找出電壓降為8.5V和電流為0.05mA的物體的電阻:

20220330102206.jpg

輸入阻抗為170kΩ。這意味著該輸入的上拉電阻不應超過17kΩ。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 上拉電阻
    +關注

    關注

    5

    文章

    351

    瀏覽量

    30322
  • 阻抗
    +關注

    關注

    17

    文章

    901

    瀏覽量

    45443
收藏 人收藏

    評論

    相關推薦

    IO內置電阻阻值是多少?所有IO都有內置電阻么,阻值是否一樣?

    IO內置電阻阻值是多少?所有IO都有內置電阻
    發表于 02-21 06:17

    電阻和下拉電阻的作用

    下拉電阻電阻匹配,有效的抑制反射波干擾。電阻阻值選擇
    發表于 05-22 08:46

    電阻下拉電阻的總結

    下拉電阻電阻匹配,有效的抑制反射波干擾。電阻阻值選擇
    發表于 09-19 08:55

    AVR管腳外部電阻阻值怎么選擇

    使用外部可調電阻(PORTX為0),管腳電壓隨著外部電阻
    發表于 11-15 14:10

    電阻的計算

    引起反射波干擾,加上下拉電阻電阻匹配,有效的抑制反射波干擾。(二)電阻阻值
    發表于 05-12 08:24

    最基礎的硬件設計基礎,電阻和下拉電阻阻值的計算

    會產生浪涌,特別是火車上的車載電視啊等,電源要加一些保護裝置,如RClamp0504F 等能將電壓嵌位10、一般RST,CLK 管腳接上電阻選擇
    發表于 08-21 09:56

    電阻

    的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。7、 長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻電阻匹匹配,有效的抑制反射波干擾。
    發表于 08-28 09:27

    電阻

    的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。7、 長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻電阻匹匹配,有效的抑制反射波干擾。
    發表于 11-16 17:14

    SDA電阻阻值問題

    100PF到底就可以正常工作。如果不接電容,需要接一個100K電阻也可以正常工作,請問一下,大神,這是什么原因呢???????
    發表于 09-26 17:03

    電阻和下拉電阻詳解

    ?! ∷?、電阻阻值選擇原則:  1、從節約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流
    發表于 10-19 16:30

    如何測量電阻的大???

    Ω或者1mΩ為例,0Ω電阻(值越小能力越強,因為它們允許通過的電流越大)我們已經討論過,如果電阻值太小就會經過太大的電流,這可能是不安全的,或者說是效率低下的。如果我們采用1mΩ呢
    發表于 11-30 09:12

    電阻和下拉電阻問題

    。 7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻電阻匹配,有效的抑制反射波干擾。
    發表于 06-27 05:55

    電阻作用,電阻應用和選擇原則

    波干擾?! ?、在數字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地?! ∷?、電阻阻值
    發表于 12-14 17:21

    為什么要使用電阻?電阻阻值選擇原則是什么?

    拉下拉電阻的定義以及用法為什么要使用電阻電阻
    發表于 04-06 06:06

    確定電阻值時需要考慮哪些注意事項?

    確定電阻值時需要考慮哪些注意事項?穩定可靠的I2C通信的設計計算公式
    發表于 05-25 06:35
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>