<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

配合MAX9217/MAX9218/MAX9247/MAX9248/MAX9250評估板工作

星星科技指導員 ? 來源:ADI ? 作者:ADI ? 2023-06-16 14:44 ? 次閱讀

MAX9217/MAX9218/MAX9247/MAX9248/MAX9250評估板(EV kit)供用戶評估串行器/解串器芯片組。評估板由兩部分組成:右半部分是單通道串行器(MAX9217MAX9247),左半部分是單通道解串器(MAX9218、MAX9248MAX9250)。

評估板需要3路時鐘信號,這些時鐘信號可由同一信號源提供。串行器工作需要2路時鐘信號:PCLK和DE_IN,其中DE_IN通常為PCLK的16或32分頻。解串器部分需要1路REFCLK時鐘,該時鐘可由同一信號源提供,也可以由獨立的本振提供,精度保證在PCLK的2%范圍內。

評估板準備步驟

  1. 根據下文中的配置表(表1表4 )設置跳線,配置評估板(圖1圖2 )。
  2. 為評估板上電,3.3V直流電源即可滿足評估板各部分的供電需求;為了獲得理想的器件特性,建議分別對每個器件的電源引腳進行供電(表2)。
  3. 將PCLK、DE_IN和REFCLK時鐘信號連接至評估板,如步驟2所述(參見下例)。選用Agilent? 8133A脈沖發生器作為信號源產生3路時鐘。
  4. 將輸入數據加載至串行器(位于評估板的右半部分)的輸入引腳,并用邏輯分析儀和萬用表檢查解串器輸出引腳。如果連接至串行器的輸入為視頻信號(比如UNIGRAF公司的VTG-4116視頻信號發生器),可用液晶顯示器(LCD)進行監測。
  5. 應特別注意串行器評估板部分的跳線JP13。將該跳線連接至DVCC時,JP17–JP21 (10 x 2插針)的接地引腳接至3.3V,并且固定數據模板可加載至MAX9217/MAX9247串行器的數據輸入引腳。當采用外部數據模板時,該跳線應接地。

MAX9217/MAX9247產生的偽隨機碼(PRBS)

通過以下步驟,MAX9217/MAX9247可產生PRBS數據,用于眼圖測試:

  1. 將低電平有效的PWRDWN引腳接地。
  2. 將MOD0和MOD1引腳(對于MAX9247,這兩個引腳為I.C.和PRE)連接至負2.5V直流電源。通過將差分探頭連接至串行器評估板的JP14/JP24 (4引腳、單排插針)的引腳2和3觀察串行器的輸出眼圖。同樣,可將差分探頭連接至解串器評估板的JP5/JP6 (4引腳、單排插針)的引腳2和3觀察解串器眼圖。

[圖1. MAX9217評估板原理圖

圖1. MAX9217評估板原理圖

[圖2. MAX9218評估板原理圖

圖2. MAX9218評估板原理圖

快速功能檢驗

MAX9217/MAX9247/MAX9218/MAX9248/MAX9250評估板帶有接頭,用于連接邏輯分析儀、圖形發生器或顯示器。模板發生器(可以是邏輯分析儀的一部分),例如HP16500C,產生加載至串行器輸入的并行測試字。測試字經過串行器后,通過LVDS鏈路送至解串器。邏輯分析儀隨后讀取經過解串的測試字,并根據參考信號或串行器發送至解串器的測試字檢查誤碼,評估板還可連接至圖形發生器和LCD,對串行鏈路進行視覺測試。

如果沒有邏輯分析儀、圖形發生器或顯示器,也可進行串行鏈路基本功能的檢驗。進行快速檢驗設置時,串行器輸入邏輯電平通過跳線設置,并用電壓表對解串器輸出的相應位/電壓進行測量。在設置評估板進行快速功能檢驗時,對應的跳線和元件名稱及位置信息請參考MAX9217/MAX9218評估板原理圖。注意:當跳線對安裝短路器時,芯片引腳被拉至邏輯高電平。如果跳線對未安裝短路器,芯片引腳拉至低電平。

  1. 配置跳線,用于評估板的快速功能檢驗(表1)。
    表1. 快速功能檢驗對應的跳線設置

    Part Pin Name Jumper Jumper Function Jumper Setting for Quick Check
    MAX9218,MAX9248,MAX9250 R/F JP1 Selects rising- or falling-edge output strobe Low (falling edge)
    RNG1 JP4 Selects PLL operating range High-frequency range (refer to the data sheet)
    RNG0 JP7 Selects PLL operating range High-frequency range
    Active-low PWRDWN JP11 Selects chip power-up or power-down High (power-up)
    OUTEN (MAX9218/MAX9250), SS (MAX9248) JP12 Selects output enable or output disable High (output enabled for MAX9218/MAX9250), 4% spread-spectrum mode (MAX9248)
    MAX9217, MAX9247 (none) JP13 Buses logic high (DVCC) for hardwired inputs DVCC
    MOD1 (MAX9217), PRE (MAX9247) JP15 Selects output-modulation level Low (modulation off), preemphasis is disabled for MAX9247
    MOD0 (MAX9217), I.C. (MAX9247) JP16 Selects output-modulation level Low (modulation off), internally connected pin for MAX9247
    Active-low PWRDWN JP18 pin 15 to pin 16 Selects chip power-up or power-down High (power-up)
    RNG0 JP22 Selects PLL operating range High-frequency range (refer to the data sheet)
    RNG1 JP23 Selects PLL operating range High-frequency range
  2. 將電源連接至評估板(表2)。
    表2. 快速功能檢驗對應的電源連接

    Part Pin Name EV Board Connection Voltage
    MAX9217,MAX9247 VCCIN IVCC +3.3V
    VCCPLL PVCC +3.3V
    VCCLVDS LVCC +3.3V
    VCC DVCC +3.3V
    (none) VNEG Ground
    PLL GND, LVDS GND, GND GND Ground
    MAX9218,MAX9248,MAX9250 VCCPLL PVCC +3.3V
    VCCLVDS LVCC +3.3V
    VCC DVCC +3.3V
    VCCO OVCC +3.3V
    (none) VTEST Open
    PLL GND, LVDS GND, VCCOGND, GND GND Ground
  3. 連接所有時鐘信號和控制信號(表3)。
    表3. 快速功能檢驗對應的時鐘信號和控制信號

    Chip Chip Pin Name EV Board Connection Signal
    MAX9217,MAX9247 PCLK_IN J18 PCLK (SMA connector) 32MHz
    DE_IN JP18 Pin 13 1MHz
    RGB_IN and CNTL_IN JP18, JP19, JP20, JP21 Open
    MAX9218,MAX9248,MAX9250 REFCLK J8 REF (SMA connector) 32MHz
  4. 完成步驟1至3后,可在MAX9218/MAX9248/MAX9250解串器輸出上觀察到下列信號(表4)。
    表4. 快速功能檢驗對應的MAX9218/MAX9248/MAX9250輸出狀態

    Chip Chip Pin Name EV Board Connection Signal
    MAX9217,MAX9247 PCLK_IN J18 PCLK (SMA connector) 32MHz
    DE_IN JP18 Pin 13 1MHz
    RGB_IN and CNTL_IN JP18, JP19, JP20, JP21 Open
    MAX9218,MAX9248,MAX9250 REFCLK J8 REF (SMA connector) 32MHz
  5. MAX9217/MAX9247的RGB_IN和CNTL_IN輸入引腳帶有內部下拉電阻。該引腳懸空時,串行器自動讀取為邏輯低電平。將JP11、JP12、JP13和JP14插針上的輸入連接至3.3V??蓪P13置于DVCC處,并在這些2 x 10插針的對等引腳處連接短路器來實現。MAX9218/MAX9248/MAX9250解串器上對應的輸出會變為高電平。舉例來說,如果將RGB_IN0 (JP14的引腳1)連接至3.3V,那RGB_OUT0 (JP7的引腳27)即為高電平。

  6. 使用示波器觀察串行信號,將差分FET探頭通過LVDS信號線纜連接至MAX9217/MAX9247串行器的輸出(JP17/JP18)或MAX9218/MAX9248/MAX9250解串器的輸入(JP4/JP6)。

注意事項

  1. MAX9217/MAX9247和MAX9218/MAX9248/MAX9250的RNG0、RNG1引腳具有內部下拉電阻。使能低電平時,這些引腳可以懸空。
  2. 切換DE_IN引腳,確保MAX9217/MAX9218芯片組正常工作。典型應用中,將圖形控制器的數據使能引腳(ENAB)連接至MAX9217/MAX9247的DE_IN引腳,并在MAX9218/MAX9248/MAX9250的DE_OUT引腳恢復。DE_IN在PCLK_IN的4,194,304個周期內必須至少轉換一次。
  3. 時鐘輸入端提供了用于連接50Ω對地匹配電阻的焊盤。評估板沒有提供這些電阻,即板上未安裝匹配電阻。保證PCLK、DE_IN和REF輸入信號的低噪聲切換非常關鍵。必要時,安裝50Ω輸入端接電阻來降低反射。采用精度為1%或更高的電阻,以便很好地匹配輸入。
  4. 鏈路工作時可以不接串聯耦合電容(Rx側的C28/C29和Tx側的C55/C58)。直接耦合工作時,用一個0歐電阻短接串聯電容焊盤。評估板上已經安裝了0.1μF串聯電容。
  5. 對于LVDS信號的端接,采用100Ω差分終端匹配電阻(R3)或100Ω戴維南等效電阻(R1/R2/R5/R4)。 不要同時使用上述兩種端接 。安裝兩種終端匹配電阻將產生非常大的反射(參見 圖3 )。
  6. MAX9217原理圖所示電阻R20-R46表示內部IC特性,在評估板上沒有這些電阻。
  7. MAX9218原理圖所示電容C1-C15和C27-C41僅表示內部IC特性,在評估板上沒有這些電容。同樣,評估板上也沒有電阻R1-R3、R6-R7、R10和R11。微信截圖_20200307100422.png

圖3. LVDS端接選項。終端匹配只能選用上述兩種端接方式的其中一種;同時采用兩種端接將帶來很大的反射。

表5. 顏色和控制位分配

(下表為推薦的視頻信號分配,用于MAX9217/MAX9247串行器和MAX9218/MAX9248/MAX9250解串器的并口。R0、G0和B0為LSB。)

GraphicsControllerOutput MAX9217 Input MAX9218 Output LCD Input
R0 RGB_IN0 RGB_OUT0 R0
R1 RGB_IN1 RGB_OUT1 R1
R2 RGB_IN2 RGB_OUT2 R2
R3 RGB_IN3 RGB_OUT3 R3
R4 RGB_IN4 RGB_OUT4 R4
R5 RGB_IN5 RGB_OUT5 R5
G0 RGB_IN6 RGB_OUT6 G0
G1 RGB_IN7 RGB_OUT7 G1
G2 RGB_IN8 RGB_OUT8 G2
G3 RGB_IN9 RGB_OUT9 G3
G4 RGB_IN10 RGB_OUT10 G4
G5 RGB_IN11 RGB_OUT11 G5
B0 RGB_IN12 RGB_OUT12 B0
B1 RGB_IN13 RGB_OUT13 B1
B2 RGB_IN14 RGB_OUT14 B2
B3 RGB_IN15 RGB_OUT15 B3
B4 RGB_IN16 RGB_OUT16 B4
B5 RGB_IN17 RGB_OUT17 B5
HSYNC CNTL_IN0 CNTL_OUT0 HSYNC
VSYNC CNTL_IN1 CNTL_OUT1 VSYNC
Not assigned CNTL_IN2 CNTL_OUT2 Not assigned
Not assigned CNTL_IN3 CNTL_OUT3 Not assigned
Not assigned CNTL_IN4 CNTL_OUT4 Not assigned
Not assigned CNTL_IN5 CNTL_OUT5 Not assigned
Not assigned CNTL_IN6 CNTL_OUT6 Not assigned
Not assigned CNTL_IN7 CNTL_OUT7 Not assigned
Not assigned CNTL_IN8 CNTL_OUT8 Not assigned
Display Enable DE_IN DE_OUT Display Enable
審核編輯:郭婷
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    182

    文章

    16622

    瀏覽量

    245255
  • lcd
    lcd
    +關注

    關注

    34

    文章

    4289

    瀏覽量

    164470
  • 串行器
    +關注

    關注

    0

    文章

    50

    瀏覽量

    14281
收藏 人收藏

    評論

    相關推薦

    MAX9217/MAX9218視頻鏈路中的音頻數據傳輸

    MAX9217/MAX9218芯片組是一個收發器對兒,發送器(MAX9217)將并行數據轉換成串行數據,發送給接收器(MAX9218);接收器再將串行數據轉換成并行數據。該芯片組設計用
    發表于 03-04 21:37

    關于MAX9247/MAX9218串行器/解串器芯片組的性能測試分析

    關于MAX9247/MAX9218串行器/解串器芯片組的性能測試詳細解析
    發表于 04-12 06:11

    MAX9248/MAX9250 pdf

    The MAX9248/MAX9250 digital video serial-to-parallelconverters deserialize a total of 27 bits
    發表于 06-30 13:12 ?41次下載

    配合MAX9217/MAX9218/MAX9247/MAX9

    摘要:本應用筆記介紹如何準備、使用MAX9217/MAX9218MAX9247/MAX9248/MAX9250解串器芯片組
    發表于 04-25 09:20 ?35次下載

    配合MAX9217/MAX9218/MAX9247/MAX9

    本應用筆記介紹如何準備、使用MAX9217/MAX9218串行MAX9247/MAX9248/MAX9250解串器芯片組
    發表于 05-02 10:46 ?35次下載

    MAX9217/MAX9218 視頻鏈路中的音頻數據傳輸

    MAX9217/MAX9218 視頻鏈路中的音頻數據傳輸:MAX9217/MAX9218 串行器和解串器芯片組通過一對兒雙絞線LVDS 鏈路實現視頻數據傳輸,廣泛用于汽車和工業應用領域
    發表于 10-01 22:22 ?2次下載

    MAX9217/MAX9218中文資料

    MAX9217/MAX9218 串行器和解串器芯片組通過一對兒雙絞線LVDS 鏈路實現視頻數據傳輸,廣泛用于汽車和工業應用領域。視頻信號的每一幀總是存在消隱周期,可以利用這些周期“承載”
    發表于 10-01 22:26 ?59次下載

    MAX9217/MAX9218視頻鏈路中的音頻數據傳輸

    MAX9217/MAX9218串行器和解串器芯片組通過一對兒雙絞線LVDS鏈路實現視頻數據傳輸,廣泛用于汽車和工業應用領域。視頻信號的每一幀總是存在消隱周期,可以利用這些周期“承載”音
    發表于 07-05 14:01 ?17次下載

    MAX9217/MAX9218 視頻鏈路中的音頻數據傳輸

    MAX9217/MAX9218 視頻鏈路中的音頻數據傳輸MAX9217/MAX9218 串行器和解串器芯片組通過一對兒雙絞線LVDS 鏈路實現視頻數據傳輸,廣泛用于汽車和工業應用領域。
    發表于 10-22 21:47 ?1107次閱讀
    <b class='flag-5'>MAX9217</b>/<b class='flag-5'>MAX9218</b> 視頻鏈路中的音頻數據傳輸

    MAX9247/MAX9218串行器/解串器芯片組的性能測試

    MAX9217/MAX9218視頻鏈路中的音頻數據傳輸 摘要:MAX9217/MAX9218串行器和解串器芯片組通過一對兒雙絞線LVDS鏈路實現視頻數據傳輸,廣泛用于汽車和工
    發表于 10-22 21:56 ?4012次閱讀
    <b class='flag-5'>MAX9247</b>/<b class='flag-5'>MAX9218</b>串行器/解串器芯片組的性能測試

    MAX9217/MAX9218視頻鏈路中的音頻數據傳輸

    摘要:MAX9217/MAX9218串行器和解串器芯片組通過一對兒雙絞線LVDS鏈路實現視頻數據傳輸,廣泛用于汽車和工業應用領域。視頻信號的每一幀總是存在消隱周期,可以利用這些周期“承
    發表于 04-22 10:06 ?1078次閱讀
    <b class='flag-5'>MAX9217</b>/<b class='flag-5'>MAX9218</b>視頻鏈路中的音頻數據傳輸

    MAX9217/MAX9218視頻鏈路中的音頻數據傳輸

    摘要:MAX9217/MAX9218串行器和解串器芯片組通過一對兒雙絞線LVDS鏈路實現視頻數據傳輸,廣泛用于汽車和工業應用領域。視頻信號的每一幀總是存在消隱周期,可以利用這些周期“承
    發表于 05-03 11:01 ?891次閱讀
    <b class='flag-5'>MAX9217</b>/<b class='flag-5'>MAX9218</b>視頻鏈路中的音頻數據傳輸

    利用MAX9217/MAX9218芯片組實現視頻數據傳輸

    MAX9217/MAX9218串行器和解串器芯片組通過一對兒雙絞線LVDS鏈路實現視頻數據傳輸,廣泛用于汽車和工業應用領域。視頻信號的每一幀總是存在消隱周期,可以利用這些周期“承載”音
    發表于 07-06 09:52 ?1492次閱讀
    利用<b class='flag-5'>MAX9217</b>/<b class='flag-5'>MAX9218</b>芯片組實現視頻數據傳輸

    串行器和解串器對的性能測試:MAX9247MAX9218

    Maxim的高速串行器和解串器(SerDes)產品已用于汽車、網絡、服務器和3G基站的視頻、圖像和數據傳輸。MAX9247串行器和MAX9218解串器構成一對典型的單LVDS鏈路,內置時鐘。該對可以達到的最高串行鏈路數據速率高達800Mbps。
    的頭像 發表于 02-20 09:35 ?9087次閱讀
    串行器和解串器對的性能測試:<b class='flag-5'>MAX9247</b>和<b class='flag-5'>MAX9218</b>

    MAX9247/MAX9218串行器/解串器芯片組的性能測試

    Maxim的高速串行器、解串器(SerDes)產品已經應用于汽車、網絡、服務器和3G基站中的視頻、圖像和數據傳輸。MAX9247串行器與MAX9218解串器構成一對兒典型的具有嵌入式時鐘的單通道LVDS鏈路。該鏈路的最高串行數據速率可達800Mbps。
    的頭像 發表于 06-16 14:42 ?5382次閱讀
    <b class='flag-5'>MAX9247</b>/<b class='flag-5'>MAX9218</b>串行器/解串器芯片組的性能測試
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>