運算放大器的自激震蕩是實際在電路設計和測試時經常遇到的一個問題,一旦自激振蕩,那該電路一定要進行重新設計,而且持續的自激振蕩會損壞器件。
什么是自激振蕩?
自激振蕩是指當運算放大器加電后,在沒有外部信號輸入的情況下,輸出端會出現高頻類似于正弦波的波形。這種自激振蕩是因為運算放大器本身具有反饋回路,當輸入信號被放大并輸出時,又被反饋回輸入端,形成了一個正反饋回路。
如果正反饋回路增益大于放大器的增益,那么系統會產生自激振蕩。這種自激振蕩會導致輸出信號失真,嚴重的情況下可能會對電路產生破壞。因此,需要注意在設計運算放大器電路時避免自激振蕩的出現。
為什么會自激振蕩?
自激振蕩最本質的原因是,信號在環路增益大于1的時候,環路相移達到了180°,導致原本設計的負反饋變成了正反饋,且在環路內不斷增大。
引起運放電路振蕩的客觀原因主要有如下幾條:
1、輸出有大電容,輸出負載電容過大,會在環路中引入一個比較小的極點,從而使得環路帶寬和增益雙雙降低,對于需要驅動大電容負載的設計,可以在輸出串聯隔離電阻或者使用雙反饋設計。
運算放大器穩定性-雙反饋回路
2、器件不支持單位增益,有些運放不支持太小的電壓放大倍數,如下圖所示是OP37的開環增益曲線,其最小增益為5,所以對于OP37設計成跟隨器必然會自激振蕩。因此,要設計跟隨器,一定得選擇單位增益穩定的運放。
3、外部高頻干擾,外部的高頻干擾信號可能會被放大并引起自激振蕩的發生。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
相關推薦
運算放大器的自激震蕩是實際在電路設計和測試時經常遇到的一個問題,一旦自激振蕩,那該電路一定要進行重新設計,而且持續的自激振蕩會損壞器件。
發表于 05-01 09:19
?1996次閱讀
高速運算放大器是一個高放大倍數的多級放大器,在深度負反饋條件下,很容易產生自激振蕩。為了使放大器能穩定工作,需要外加一定的相位補償網絡,以消
發表于 05-08 09:24
自激振蕩器電路
圖 自激振蕩器電路
圖示出自激振蕩器電路部分。實驗發現此振蕩器正
發表于 07-18 12:09
?1.1w次閱讀
自激振蕩的引起,主要是因為集成運算放大器內部是由多級直流放大器所組成,由于每級放大器的輸出及后一級
發表于 10-04 17:09
?2.8w次閱讀
開關電源控制IC 內部的誤差放大器是一種運算放大器,盡管大多數都進行了相位補償,但由于外部元件等因素影響也會產生自激振蕩。以UC3875 為例,分析了其內部誤差放大器的
發表于 09-09 10:02
?7491次閱讀
高速運算放大器是一個高放大倍數的多級放大器,在深度負反饋條件下,很容易產生自激振蕩。為了使放大器能穩定工作,需要外加一定的相位補償網絡,以消
發表于 09-29 19:04
?499次下載
放大器干擾、噪聲抑制和自激振蕩的消除
發表于 07-16 23:23
?0次下載
本文為大家介紹了自激振蕩電路的概念、產生自激振蕩的條件及三個自激振蕩電路圖。
發表于 01-08 15:17
?5w次閱讀
自激振蕩的引起,主要是因為集成運算放大器內部是由多級直流放大器所組成,由于每級放大器的輸出及后一級放大器的輸入都存在輸出阻抗和輸入阻抗及分
發表于 02-27 15:38
?4.5w次閱讀
高速運算放大器是一個高放大倍數的多級放大器,在深度負反饋條件下,很容易產生自激振蕩。為 了 使 放 大器能穩定工作,需要外加一定的相位補償網
發表于 05-18 08:00
?11次下載
自激振蕩指電路不外加任何激勵信號時,自行產生恒穩和持續的振蕩。如果在運算放大器的輸入端不加任何激勵信號,輸出端仍然輸出一定幅值和頻率的輸出信號,這就是自激振蕩。
發表于 10-02 17:51
?7w次閱讀
怎樣判斷放大器是否存在自激振蕩?如何進行消除?? 放大器是電子器件中應用最廣泛的一種電路,其作用是在保持電信號形狀不失真的前提下將信號幅度放大,從而擴大信號的傳輸范圍和距離。然而,由于
發表于 09-18 09:16
?4877次閱讀
如何判斷電路發生自激振蕩?如何防止電路的自激振蕩? 電路的自激振蕩是指電路在沒有外加信號源的情況下自行產生振蕩,這種現象通常是不希望發生的。為了判斷電路是否發生
發表于 11-21 15:17
?1687次閱讀
發生。自激振蕩可以在很多種電路中發生,包括放大器、振蕩器、穩壓器等各種電路。 自激振蕩通常發生在帶有放大器的反饋回路中。在這種反饋回路中,一
發表于 11-21 15:18
?1069次閱讀
放大器/放大電路(Amplifier/Circuit):用于放大振蕩信號。在LC自激振蕩器中,放大電路將從回路中捕獲的
發表于 02-08 07:23
?1464次閱讀
評論