<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CB絲印位號的調整原則、常規推薦尺寸以及調整方法

liuhezhineng ? 來源:PCB電子電路技術 ? 2023-03-27 09:41 ? 次閱讀

絲印位號的調整

針對后期元件裝配,特別是手工裝配元件,一般都得出 PCB 的裝配圖,用于元件放料定位之用,這時絲印位號就顯示出其必要性了。

生產時PCB上絲印位號可以進行顯示或者隱藏,但是不影響裝配圖的輸出。按快捷鍵“L”,按所有圖層關閉按鈕,即關閉所有層,再單獨勾選只打開絲印層及相對應的阻焊層,即可對絲印進行調整了。

絲印位號調整的原則及常規推薦尺寸

以下是絲印位號調整遵循的原則及常規推薦尺寸。

(1)絲印位號不上阻焊,放置絲印生產之后缺失。

(2)絲印位號清晰,字號推薦字寬/字高尺寸為4/25mil、5/30mil、6/45mil。

(3)保持方向統一性,一般一塊PCB上不要超過兩個方向擺放,推薦字母在左或在下,如圖11-21所示。

936264ac-cc3d-11ed-bfe3-dac502259ad0.png

圖11-21絲印位號顯示方向

(4)對于一些擺布下的絲印標識,可以用放置2D輔助線或者放置方塊進行標記,方便讀取,如圖11-22所示。

93779020-cc3d-11ed-bfe3-dac502259ad0.png

圖11-22輔助線及方塊

絲印位號的調整方法

AltiumDesigner提供一個快速調整絲印的方法,即“元器件文本位置”功能,可以快速地把元件的絲印放置在元件的四周或者元件的中心。

(1)選中需要操作的元件。

(2)按快捷鍵“AP”,進入“元器件文本位置”對話框,如圖11-23所示,該對話框中提供“標識符”和“注釋”兩種擺放方式,這里以“標識符”為例進行說明。

(3)“標識符”提供向上、向下、向右、向左、左上、左下、右上、右下幾種方向,可以與小鍵盤上的數字鍵進行對應。通過對“元器件文本位置”命令設置快捷鍵的方法,想讓其快速地把選中元件的絲印位號放置到元件的上方時,在小鍵盤上按數字鍵“5”和“2”就可以完成此操作,如圖11-24所示。其他方向擺放類似,例如,按數字鍵“5”和“6”放置到元件的右方,按數字鍵“5”和“8”放置到元件的下方。

938811ac-cc3d-11ed-bfe3-dac502259ad0.jpg

圖11-23“元器件文本位置”對話框

939a3e72-cc3d-11ed-bfe3-dac502259ad0.jpg

圖11-24絲印位號快速放置到元件的上方

936264ac-cc3d-11ed-bfe3-dac502259ad0.png

PCB設計的一些小技巧

1、如何選擇PCB板材?

選擇PCB板材必須在滿足設計需求和可量產性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質問題會比較重要。例如,現在常用的FR-4材質,在幾個GHz的頻率時的介質損(dielectricloss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(dielectricconstant)和介質損在所設計的頻率是否合用。

2、如何避免高頻干擾?

避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡?a href="http://www.qd573.com/analog/" target="_blank">模擬信號之間的距離,或加groundguard/shunttraces在模擬信號旁邊。還要注意數字地對模擬地的噪聲干擾。

3、在高速PCB設計中,如何解決信號的完整性問題?

信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(outputimpedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸。

4、差分信號線中間可否加地線?

差分信號中間一般是不能加地線。因為差分信號的應用原理重要的一點便是利用差分信號間相互耦合(coupling)所帶來的好處,如fluxcancellation,抗噪聲(noiseimmunity)能力等。若在中間加地線,便會破壞耦合效應。

5、在布時鐘時,有必要兩邊加地線屏蔽嗎?

是否加屏蔽地線要根據板上的串擾/EMI情況來決定,而且如對屏蔽地線的處理不好,有可能反而會使情況更糟。

6、allegro布線時出現一截一截的線段(有個小方框)如何處理?

出現這個的原因是模塊復用后,自動產生了一個自動命名的group,所以解決這個問題的關鍵就是重新打散這個group,在placementedit狀態下選擇group然后打散即可。

完成這個命令后,移動所有小框的走線敲擊ix00坐標即可。

7、如何盡可能的達到EMC要求,又不致造成太大的成本壓力?

PCB板上會因EMC而增加的成本通常是因增加地層數目以增強屏蔽效應及增加了ferritebead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機構上的屏蔽結構才能使整個系統通過EMC的要求。以下僅就PCB板的設計技巧提供幾個降低電路產生的電磁輻射效應:

1)盡可能選用信號斜率(slewrate)較慢的器件,以降低信號所產生的高頻成分。

2)注意高頻器件擺放的位置,不要太靠近對外的連接器。

3)注意高速信號的阻抗匹配,走線層及其回流電流路徑(returncurrentpath),以減少高頻的反射與輻射。

4)在各器件的電源管腳放置足夠與適當的去耦合電容以緩和電源層和地層上的噪聲。特別注意電容的頻率響應與溫度的特性是否符合設計所需。

5)對外的連接器附近的地可與地層做適當分割,并將連接器的地就近接到chassisground。

6)可適當運用groundguard/shunttraces在一些特別高速的信號旁。但要注意guard/shunttraces對走線特性阻抗的影響。

7)電源層比地層內縮20H,H為電源層與地層之間的距離。

8、2G以上高頻PCB設計,微帶的設計應遵循哪些規則?

射頻微帶線設計,需要用三維場分析工具提取傳輸線參數。所有的規則應該在這個場提取工具中規定。

9、PCB板上高速信號上的AC耦合靠近哪一端效果更好?經??匆姴煌奶幚矸绞?,有靠近接收端的,有靠近發射端的

我們先看看AC耦合電容的作用,無外乎三點:①source和sink端DC不同,所以隔直流;②信號傳輸時可能會串擾進去直流分量,所以隔直流使信號眼圖更好;③AC耦合電容還可以提供直流偏壓和過流的保護。說到底,AC耦合電容的作用就是提供直流偏壓,濾除信號的直流分量,使信號關于0軸對稱。那為什么要添加這個AC耦合電容,當然是有好處的,增加AC耦合電容肯定是使兩級之間更好的通信,可以改善噪聲容限。要知道AC耦合電容一般是高速信號阻抗不連續的點,并且會導致信號邊沿變得緩慢。

所以,答案也很清楚:

1)一些協議或者手冊會提供設計要求,我們按照designguideline要求放置。

2)沒有條的要求,如果是IC到IC,請靠近接收端放置。

3)如果是IC到連接器,請靠近連接器放置。

10、PCB在出廠時如何檢查是否達到了設計工藝要求?

很多PCB廠家在PCB加工完成出廠前,都要經過加電的網絡通斷測試,以確保所有聯線正確。同時,越來越多的廠家也采用x光測試,檢查蝕刻或層壓時的一些故障。對于貼片加工后的成品板,一般采用ICT測試檢查,這需要在PCB設計時添加ICT測試點。如果出現問題,也可以通過一種特殊的X光檢查設備排除是否加工原因造成故障。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    394

    文章

    4594

    瀏覽量

    83728
  • 元件
    +關注

    關注

    4

    文章

    610

    瀏覽量

    36391
  • 絲印
    +關注

    關注

    2

    文章

    88

    瀏覽量

    17134

原文標題:CB絲印位號的調整原則、常規推薦尺寸以及調整方法

文章出處:【微信號:PCB電子電路技術,微信公眾號:PCB電子電路技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    如何快速調整PCB元件的絲印位號?

    生產時PCB上絲印位號可以進行顯示或者隱藏,但是不影響裝配圖的輸出。按快捷鍵“L”,按所有圖層關閉按鈕,即關閉所有層,再單獨勾選只打開絲印層及相對應的阻焊層,即可對絲印進行調整了。
    發表于 04-25 09:42 ?1868次閱讀
    如何快速<b class='flag-5'>調整</b>PCB元件的<b class='flag-5'>絲印</b>位號?

    請問怎么調整絲印框?

    如何調整絲印框?line
    發表于 05-16 07:35

    Altium Designer如何快速調整絲印

    ,同時希望只會用allegro軟件的朋友,都學一個軟件只會對你有益,多一個技術,多一條出路。下面就由我為大家講解AltiumDesigner快速調整絲印方法。
    發表于 07-22 06:19

    altium designer快速調整絲印方法介紹

    ,同時希望只會用allegro軟件的朋友,都學一個軟件只會對你有益,多一個技術,多一條出路。下面就由我為大家講解AltiumDesigner快速調整絲印方法。
    發表于 07-23 08:30

    Allegro自動調整絲印

    PCB設計中,絲印調整是比較費時的事,最近很多學員問到Allegro能不能像AD一樣自動調整絲印,其實Allegro提供了一個自動調整
    發表于 08-26 17:11

    AltiumDesigner快速調整絲印

    AD快速調整絲印,這是我們做完PCB設計布線完成后的一個步驟,下面就由我給大家介紹下AltiumDesigner中如何快速修改絲印方法。第一. 選中有的器件,按快捷鍵A+P,選擇中心
    發表于 09-16 14:23

    PCB絲印位號調整方案是怎樣的

    Altium Designer 提供一個快速調整絲印方法,即“元器件文本位置”功能,可以快速地把元件的絲印放置在元件的四周或者元件的中心。
    的頭像 發表于 04-13 17:41 ?2340次閱讀
    PCB<b class='flag-5'>絲印</b>位號<b class='flag-5'>調整</b>方案是怎樣的

    絲印位號調整原則常規推薦尺寸

    Altium Designer提供一個快速調整絲印方法,即“元器件文本位置”功能,可以快速地把元件的絲印放置在元件的四周或者元件的中心。
    的頭像 發表于 07-05 10:26 ?4495次閱讀
    <b class='flag-5'>絲印</b>位號<b class='flag-5'>調整</b>的<b class='flag-5'>原則</b>及<b class='flag-5'>常規</b>推薦<b class='flag-5'>尺寸</b>

    絲印位號調整原則常規推薦尺寸

    針對后期元件裝配,特別是手工裝配元件,一般都得出PCB的裝配圖,用于元件放料定位之用,這時絲印位號就顯示出其必要性了。
    的頭像 發表于 02-15 16:06 ?4183次閱讀
    <b class='flag-5'>絲印</b>位號<b class='flag-5'>調整</b>的<b class='flag-5'>原則</b>及<b class='flag-5'>常規</b>推薦<b class='flag-5'>尺寸</b>

    PCB設計小技巧:絲印位號的調整方法

    生產時PCB上絲印位號可以進行顯示或者隱藏,但是不影響裝配圖的輸出。按快捷鍵“L”,按所有圖層關閉按鈕,即關閉所有層,再單獨勾選只打開絲印層及相對應的阻焊層,即可對絲印進行調整了。
    發表于 11-07 10:15 ?2562次閱讀

    如何快速調整PCB元件的絲印位號?

    生產時PCB上絲印位號可以進行顯示或者隱藏,但是不影響裝配圖的輸出。按快捷鍵“L”,按所有圖層關閉按鈕,即關閉所有層,再單獨勾選只打開絲印層及相對應的阻焊層,即可對絲印進行調整了。
    發表于 11-29 12:37 ?2032次閱讀

    PCB絲印位號調整遵循的原則和作用

    生產時PCB上絲印位號可以進行顯示或者隱藏,但是不影響裝配圖的輸出。按快捷鍵“L”,按所有圖層關閉按鈕,即關閉所有層,再單獨勾選只打開絲印層及相對應的阻焊層,即可對絲印進行調整了。
    發表于 03-28 11:00 ?497次閱讀

    嘉立創EDA專業版PCB絲印的快速調整方法

    裝配圖的輸出。在右側的圖層菜單欄里,按全部按鈕,即關閉所有層,再單獨只打開絲印層及相對應的阻焊層,即可對絲印進行調整了。 1.1 絲印位號調整
    的頭像 發表于 04-03 07:40 ?2215次閱讀

    如何高效調整PCB元件的絲印位號?

    如何高效調整PCB元件的絲印位號? 在PCB設計中,元件的絲印是非常重要的,因為它可以讓PCB制造商和裝配工程師正確地識別組件的位置和功能。但是,在實際設計中,由于一些原因(如元件庫變更、元件添加
    的頭像 發表于 10-31 10:42 ?2089次閱讀

    關于PCB絲印位號調整方案

    生產時 PCB 上絲印位號可以進行顯示或者隱藏,但是不影響裝配圖的輸出。按快捷鍵“L”,按所有圖層關閉按鈕,即關閉所有層,再單獨勾選只打開絲印層及相對應的阻焊層,即可對絲印進行調整了。
    發表于 01-04 15:26 ?1100次閱讀
    關于PCB<b class='flag-5'>絲印</b>位號<b class='flag-5'>調整</b>方案
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>