<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence Allegro如何對比兩份PCB文件差異

凡億PCB ? 2022-12-23 18:30 ? 次閱讀

Cadence Allegro如何對比兩份PCB文件差異

在進行PCB設計的時候,有時候會需要對兩份PCB文件進行對比,以便核對前后修改后的文件,哪些地方有差異,我們這里講述一下如何使用Allegro軟件對兩份PCB文件進行差異化的對比,具體操作步驟如下所示;

1、需要從A板中導出需要對比的文件,執行菜單命令Tools-Design Compare命令,如圖1所示;

7b86374a-82ab-11ed-bfe3-dac502259ad0.png

圖1 執行PCB文件對比示意圖

2、軟件會自動運行,然后彈出如圖2所示的界面,然后會在當前PCB文件的根目錄下產生后綴為xml的文件;

7ba9c2f0-82ab-11ed-bfe3-dac502259ad0.png

圖2產生xml文件示意圖

3、打開B版的PCB文件,同樣執行菜單命令Tools-Design Compare對話框,也會彈出如圖12-35所示的界面,生成xml文件,在這個界面中點擊File-load,導入之前生成的A板的xml文件,導入后,軟件會自動進行對比,并產生對比的結果,有差異的地方會用不同的顏色進行標注,如圖3所示。

7bbad3a6-82ab-11ed-bfe3-dac502259ad0.png

圖3不同PCB文件對比差異顯示示意圖

上述,就是在Allegro軟件中,對兩份不同的PCB文件進行差異化的對比的方法解析。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4242

    文章

    22549

    瀏覽量

    387228
  • Cadence
    +關注

    關注

    62

    文章

    884

    瀏覽量

    140888
  • PCB設計
    +關注

    關注

    394

    文章

    4582

    瀏覽量

    83523
  • allegro
    +關注

    關注

    42

    文章

    629

    瀏覽量

    144141

原文標題:Cadence Allegro如何對比兩份PCB文件差異

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Allegro生成光繪文件

    Allegro生成光繪文件
    發表于 05-06 10:37 ?0次下載

    Cadence Allegro16.5教程

    電子發燒友網站提供《Cadence Allegro16.5教程.pdf》資料免費下載
    發表于 04-17 09:22 ?3次下載

    AllegroPCB轉成生產文件多麻煩?這款工具一鍵轉換!

    使用。 一、Allegro軟件丨PCB轉生產文件步驟詳解 1、Gerber文件轉換 ● 首先檢查PCB狀態,Satus顯示結果全為綠色即可。
    發表于 03-13 11:10

    PCB設計布線Cadence 20問

    Cadence Allegro現在幾乎成為高速板設計中實際上的工業標準,版本是2011年5月發布的Allegro 16.5。和它前端產品 Capture 的結合,可完成高速、高密度、多層的復雜
    發表于 01-05 15:34 ?302次閱讀

    如何在Cadence Allegro軟件中制作通孔焊盤

    通孔焊盤可以說是PCB中最常見的焊盤之一了,對于插針等插件元器件的焊接,其采用的焊盤大都是通孔焊盤。下面就來簡單介紹一下如何在Cadence Allegro軟件中制作通孔焊盤。
    的頭像 發表于 10-21 14:10 ?1854次閱讀
    如何在<b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b>軟件中制作通孔焊盤

    如何在Cadence Allegro軟件中制作槽孔焊盤

    槽孔是指鉆孔形狀不是圓形的通孔,某些體積較大的開關的封裝會采用槽孔。下面就來簡單介紹一下如何在Cadence Allegro軟件中制作槽孔焊盤。
    的頭像 發表于 10-21 14:08 ?897次閱讀
    如何在<b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b>軟件中制作槽孔焊盤

    如何在Cadence Allegro軟件中制作過孔

    過孔也是PCB中最常見的孔之一,它用于連接雙面板和多層板中各層之間的走線。下面就來簡單介紹一下如何在Cadence Allegro軟件中制作過孔。
    的頭像 發表于 10-21 14:07 ?2332次閱讀
    如何在<b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b>軟件中制作過孔

    PCB文件PROTEL到ALLEGRO的轉換技巧

    Protel DXP在輸出Capture DSN文件的時候,沒有輸出封裝信息,在Capture中我們會看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也
    發表于 10-20 15:11 ?454次閱讀

    Cadence推出新版Cadence Allegro與 OrCAD PCB軟件

    新版Allegro與OrCAD使用多階段預發布的方式確保內容與質量能夠符合客戶的需要。來自北美、歐洲、亞洲和日本的20多家客戶參與了多階段測試計劃。參與測試計劃的客戶與Cadence的合作伙伴包括
    發表于 10-17 14:55 ?697次閱讀

    Cadence_Allegro_PCB設計詳細教程

    Cadence_Allegro_PCB_設計詳細教程全集下載
    發表于 09-28 07:13

    Allegro_PCB_設計詳細教程

    Cadence_Allegro_PCB_設計詳細教程全集下載
    發表于 09-27 06:02

    Cadence Allegro 22.1-1-3-將網絡顯示在焊盤、走線、銅皮上

    Cadence Allegro 22.1-1-3-將網絡顯示在焊盤、走線、銅皮上
    的頭像 發表于 09-25 09:12 ?2228次閱讀
    <b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b> 22.1-1-3-將網絡顯示在焊盤、走線、銅皮上

    Cadence Allegro 22.1-1-2-放置除原理圖以外的封裝-M3定位孔為例

    Cadence Allegro 22.1-1-2-放置除原理圖以外的封裝-M3定位孔為例
    的頭像 發表于 09-25 09:11 ?1550次閱讀
    <b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b> 22.1-1-2-放置除原理圖以外的封裝-M3定位孔為例

    Cadence Allegro 22.1-1-1-導入DXF板框詳細步驟

    Cadence Allegro 22.1-1-1-導入DXF板框詳細步驟
    的頭像 發表于 09-25 09:09 ?3291次閱讀
    <b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b> 22.1-1-1-導入DXF板框詳細步驟

    請問在Cadence中鉆孔重疊如何檢查呢?

    使用Cadence Allegro進行PCB設計時,經常用到Subdrawing功能進行走線和孔的復用,Subdrawing的孔和線避免不了與原用的線和孔進行重疊。
    的頭像 發表于 09-22 10:45 ?1797次閱讀
    請問在<b class='flag-5'>Cadence</b>中鉆孔重疊如何檢查呢?
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>