<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

?AD設置絲印到阻焊的間距,并分析絲印重疊對阻焊的影響

凡億PCB ? 來源:未知 ? 2022-11-30 07:40 ? 次閱讀

Altium Designer設置絲印到阻焊的間距,并分析絲印重疊對阻焊的影響

平時設計時需要養成良好的習慣,才能保證后期的生產效果。例如本節的絲印跟阻焊重疊的規則是需要去遵守,其下就是絲印重疊阻焊的影響。

(1)在我們PCB板打樣的時候,一般是以阻焊層優先,假設絲印和焊盤重疊了,那么就會優先選擇焊盤,那么附在焊盤上的絲印就會被消除掉。不過一些板廠會提醒你,或者讓你把絲印移動一下。

(2)絲印附在焊盤上會影響后期的焊接,焊盤表面上會被蓋上油墨,有絕緣作用,會影響上錫。

1、在“設計”菜單欄中找到“規則”選項,或者使用軟件默認的快捷鍵“DR”,打開對應的PCB規則及約束編輯器對話框,如圖1所示。


圖1 “PCB規則及約束編輯器”對話框


2、在對應的對話框中找到“Manufacturing”分欄中的“Silk To Solder Mask Clearance”規則,對話框右部會彈出對應的規則參數設置,設置對應的間距大小然后點擊應用即可,如圖2所示。


圖2 絲印到阻焊間距規則設置

聲明:

本文凡億教育原創文章,轉載請注明來源!
投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207
往期文章 精彩回顧

Altium Designer智能粘貼命令的使用教程

PADS Logic的原理圖模板的詳細設置教程

PADS Layout中怎樣測量距離

Mentor PADS軟件中的虛擬過孔的添加

Cadence Allegro Xnet的創建詳細教程

點擊“閱讀原文”查看更多干貨文章


原文標題:?AD設置絲印到阻焊的間距,并分析絲印重疊對阻焊的影響

文章出處:【微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4252

    文章

    22574

    瀏覽量

    388512

原文標題:?AD設置絲印到阻焊的間距,并分析絲印重疊對阻焊的影響

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    關于使用全志芯片進行PCB字符設計要點

    字符設計文件 1 檢測字符距盤 華秋DFM檢測字符到開窗盤的間距,提醒設計工程師做修改,避免在生產過程中
    發表于 05-10 09:42

    究竟FPC上的間距做多大才能保證

    ,在另外一家公司上班,一直暗戀她的毛毛找她幫忙,讓如煙給確認一個關于FPC的盤間是否保證橋的問題。 毛毛說他設計了個三層FPC,上面有兩個連接器,
    發表于 04-07 10:35

    PADS DRC報盤之間距離過小,間距為7,但是規則的安全間距為5

    PADS DRC報盤之間距離過小,間距為7,但是規則的安全間距為5
    發表于 01-25 13:50

    怎么在PCB設計中去除電路板上的字符絲印

    在某些pcb設計中,字符絲印不需要印到電路板上。針對這種設計需求,可以通過以下兩種方案來解決:1、提供給板廠gerber文件生產,但不提供兩個絲印文件(后綴為GTO和GBO文件)。
    發表于 12-29 16:26 ?1077次閱讀
    怎么在PCB設計中去除電路板上的字符<b class='flag-5'>絲印</b>

    PCB絲印設計的要求和注意事項有哪些呢?

    絲印設計是PCB設計中必不可少的因素,PCB板上絲印通常包括:元器件絲印及位號、板名、版本號、防靜電標識、條碼絲印、公司LOGO及其他一些標識。接下來,讓我們一起看看PCB設計中對于
    的頭像 發表于 12-27 17:10 ?1123次閱讀

    Atium Designer 23 全新功能-絲印制備,解決DFM問題

    進行PCB設計時需要養成良好的設計習慣,才能保證后期的生產效果。例如整板上需要保證絲印跟阻焊的間距規則避免產生絲印重疊造成的PCB制造設計(DFM)問題。
    的頭像 發表于 12-20 09:55 ?268次閱讀
    Atium Designer 23 全新功能-<b class='flag-5'>絲印</b>制備,解決DFM問題

    【華秋干貨鋪】拒絕連錫!3種偷錫盤輕松拿捏

    個邊腳盤,來達到元件引腳不連的目的,具體要求如下: 01盤封裝引腳間距小于1.27mm時,必須增加偷錫盤。 02偷錫
    發表于 11-24 17:10

    拒絕連錫!3種偷錫盤輕松拿捏

    個邊腳盤,來達到元件引腳不連的目的,具體要求如下: 01盤封裝引腳間距小于1.27mm時,必須增加偷錫盤。 02偷錫
    發表于 11-24 17:09

    PCB設計技巧丨偷錫盤處理全攻略

    ,來達到元件引腳不連的目的,具體要求如下: 1、 盤封裝引腳間距小于1.27mm時,必須增加偷錫盤。與元器件引腳相同。 2、 偷錫
    發表于 11-07 11:54

    PCBA設計時絲印位號錯誤有什么影響?

    一站式PCBA智造廠家今天為大家講講絲印位號設計錯誤會影響PCBA貼片加工嗎?絲印位號對PCBA貼片加工的影響。我們在做PCB設計的時候,非常重視位號的方向和對應的順序,擔心位號絲印方向反了或者
    的頭像 發表于 09-19 09:27 ?459次閱讀

    【圖文】一文看懂如何制作PCB絲印

    今天是關于: PCB絲印、PCB絲印印刷全部操作過程、PCB絲印設計。 一、PCB絲印是什么? PCB絲印 主要是 基于文本的信息 ,包括
    的頭像 發表于 08-09 19:40 ?3385次閱讀
    【圖文】一文看懂如何制作PCB<b class='flag-5'>絲印</b>

    PCB絲印是什么?PCB絲印怎么制作?

    PCB絲印主要是基于文本的信息,包括電路點、元件、電路符號等。絲印信號根據PCB的尺寸而變化。
    發表于 07-26 10:57 ?5050次閱讀
    PCB<b class='flag-5'>絲印</b>是什么?PCB<b class='flag-5'>絲印</b>怎么制作?

    這樣做,輕松拿捏橋!

    做出相應的處理。 1、橋檢查 華秋DFM軟件的分析項中包含橋,一鍵分析后,點擊
    發表于 06-27 11:05

    如何優雅地弄好PCB絲印

    很多畫PCB的人,會認為絲印不影響電路的性能,所以,對絲印并不重視。但是,對于一個專業的硬件工程師來說,必須重視這些細節。 × 下面介紹如何優雅地弄好PCB絲印 1、擺放的位置 一般來說,電阻、電容
    的頭像 發表于 06-22 09:15 ?1565次閱讀
    如何優雅地弄好PCB<b class='flag-5'>絲印</b>

    詳解KiCad中的層

    “ 不同EDA對于PCB中物理層的定義基本相同,比如信號層、絲印、、助等。但對于工藝層(輔助層)的定義會略有不同,比如Altium Designer沒有專門的板框層及Courty
    發表于 06-21 12:13
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>