<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

記錄一下ZYNQ7020芯片系列的基本概念

FPGA技術江湖 ? 來源:叁芯智能FPGA課程 ? 作者:Lucien_大輝哥 ? 2022-07-13 17:47 ? 次閱讀

一、ZYNQ基本結構

ZYNQ7000系列分為Artix-7 Kintex-7 Virtex-7

二、ZYNQ7020 分為PS端、PL端

PS: 處理系統 (Processing System) , 就是與 FPGA 無關的 ARM 的 SOC 的部分。

PL: 可編程邏輯 (Progarmmable Logic), 就是 FPGA 部分。

ZYNQ7020的整體架構如下圖所示

ab477746-028b-11ed-ba43-dac502259ad0.png

Zynq 就是兩大功能塊,PS 部分和 PL 部分, 說白了,就是 ARM 的 SOC 部分,和 FPGA部分。其中,PS 集成了兩個 ARM Cortex-A9 處理器,AMBA互連,內部存儲器,外部儲器接口和外設。這些外設主要包括 USB 總線接口,以太網接口,SD/SDIO 接口,I2C 總線接口,CAN 總線接口,UART 接口,GPIO 等。

三、PS和PL互聯技術

3.1、ZYNQ作為首款將高性能ARM Cortex-A9系列處理器與高性能FPGA在單芯片內緊密結合的產品,為了實現ARM處理器和FPGA之間的高速通信和數據交互

3.2、發揮 ARM 處理器和 FPGA的性能優勢,需要設計高效的片內高性能處理器與 FPGA 之間的互聯通路。本節,我們就將主要介紹 PS 和 PL 的連接,讓用戶了解 PS 和 PL 之間連接的技術。

3.3、在具體設計中我們往往不需要在連接這個地方做太多工作,我們加入 IP 核以后,系統會自動使用 AXI 接口將我們的 IP 核與處理器連接起來,我們只需要再做一點補充就可以了。

AXI 全稱 Advanced eXtensible Interface,是 Xilinx 從 6 系列的 FPGA 開始引入的一個接口協議,主要描述了主設備和從設備之間的數據傳輸方式。在 ZYNQ 中繼續使用,版本是 AXI4,所以我們經常會看到 AXI4.0,ZYNQ 內部設備都有 AXI 接口。

3.4、其實 AXI 就是 ARM 公司提出的AMBA(Advanced Microcontroller Bus Architecture)的一個部分,是一種高性能、高帶寬、低延遲的片內總線,也用來替代以前的 AHB 和 APB 總線。

AXI 協議主要描述了主設備和從設備之間的數據傳輸方式,主設備和從設備之間通過握手信號建立連接。當從設備準備好接收數據時,會發出 READY 信號。當主設備的數據準備好時,會發出和維持 VALID 信號,表示數據有效。數據只有在 VALID 和 READY 信號都有效的時候才開始傳輸。當這兩個信號持續保持有效,主設備會繼續傳輸下一個數據。

3.5、主設備可以撤銷VALID 信號,或者從設備撤銷 READY 信號終止傳輸。AXI 的協議如圖,T2 時,從設備的 READY信號有效,T3 時主設備的 VILID 信號有效,數據傳輸開始。

信號有效,T3 時主設備的 VILID 信號有效,數據傳輸開始。

ab640456-028b-11ed-ba43-dac502259ad0.png

ab89206a-028b-11ed-ba43-dac502259ad0.png

四、ZYNQ 芯片內部用硬件實現了 AXI 總線協議,包括 9 個物理接口,分別為 AXI-GP0~AXIGP3,AXI-HP0~AXI-HP3,AXI-ACP 接口。

1、AXI_ACP 接口,是 ARM 多核架構下定義的一種接口,中文翻譯為加速器一致性端口,用來管理 DMA 之類的不帶緩存的 AXI 外設,PS 端是 Slave 接口。2、AXI_HP 接口,是高性能/帶寬的 AXI3.0 標準的接口,總共有四個,PL 模塊作為主設備連接。主要用于 PL 訪問 PS 上的存儲器(DDR 和 On-Chip RAM)3、AXI_GP接口,是通用的AXI接口,總共有四個,包括兩個32位主設備接口和兩個32位從設備接口

aba6361e-028b-11ed-ba43-dac502259ad0.png

可以看到,ARM只有兩個 AXI-GP 是 Master Port,即主機接口,其余 7 個口都是 Slave Port(從機接口)。主機接口具有發起讀寫的權限,ARM 可以利用兩個 AXI-GP 主機接口主動訪問 PL 邏輯,其實就是把 PL 映射到某個地址,讀寫 PL 寄存器如同在讀寫自己的存儲器。其余從機接口就屬于被動接口,接受來自 PL 的讀寫,逆來順受。

4.1、這 9 個 AXI 接口性能也是不同的。GP 接口是 32 位的低性能接口,理論帶寬600MB/s,而 HP 和 ACP 接口為 64 位高性能接口,理論帶寬 1200MB/s。

4.2、有人會問,為什么高性能接口不做成主機接口呢?這樣可以由 ARM 發起高速數據傳輸。答案是高性能接口根本不需要 ARM CPU 來負責數據搬移,真正的搬運工是位于 PL 中的 DMA 控制器。

4.3、位于 PS 端的 ARM 直接有硬件支持 AXI 接口,而 PL 則需要使用邏輯實現相應的 AXI 協議。Xilinx 在 Vivado 開發環境里提供現成 IP 如 AXI-DMA,AXI-GPIO,AXI-Dataover, AXI-Stream 都實現了相應的接口,使用時直接從 Vivado 的 IP 列表中添加即可實現相應的功能。下圖為 Vivado 下的各種 DMA IP:


abcf5b34-028b-11ed-ba43-dac502259ad0.png

下面為幾個常用的 AXI 接口 IP 的功能介紹:


poYBAGLOlWKATDwAAADwVRiJ5D0144.jpg
poYBAGLOlWiAa6QpAAA0DLdg4EI379.jpg

4.4、AXI協議嚴格的講是一個點對點的主從接口協議,當多個外設需要互相交互數據時,我們需要加入一個AXI Interconnect模塊,也就是AXI互聯矩陣,

4.5、作用是提供將一個或多個 AXI 主設備連接到一個或多個 AXI 從設備的一種交換機制(有點類似于交換機里面的交換矩陣)。

4.6、這個 AXI Interconnect IP 核最多可以支持 16 個主設備、 16 個從設備,如果需要更多的接口,可以多加入幾個 IP 核。

pYYBAGLOlYKAAKh7AABnJ6t5MbY710.jpg

abdae2b0-028b-11ed-ba43-dac502259ad0.png?  

abf2234e-028b-11ed-ba43-dac502259ad0.png

abfdd90a-028b-11ed-ba43-dac502259ad0.png

五、內部鏈接

ZYNQ 內部的 AXI 接口設備就是通過互聯矩陣的的方式互聯起來的,既保證了傳輸數據的高效性,又保證了連接的靈活性。

Xilinx 在 Vivado 里我們提供了實現這種互聯矩陣的 IP 核axi_interconnect,我們只要調用就可以。

ac296066-028b-11ed-ba43-dac502259ad0.png

六、引腳分配

ZYNQ7020是400腳封裝,從官網的文檔,可以看出ZYNQ7020的引腳分配

PS端的引腳包括BANK500、BANK501、BANK502、

PL端引腳包括 BANK13(部分包含)BANK35、BANK34

ac4427fc-028b-11ed-ba43-dac502259ad0.png

下面這張圖,更加形象

ac5b7ce0-028b-11ed-ba43-dac502259ad0.png

七、上面的部分,并沒有把引腳講的很清楚,這里看官方手冊,有如下描述

意思是,PS端的引腳數量是固定的,并且不能分配給PL端使用,最多有54個引腳可以連接到PS端,

他們可以軟件編程連接ps的內部外設或者靜態內存控制器

ac6a27f4-028b-11ed-ba43-dac502259ad0.png

八、MIO概述

MIO的功能是將從PS外設和靜態內存接口的訪問,復用到配置寄存器中定義的PS引腳。在PS端最多有54針被用以IOP(I/O Peripheral )和靜態內存接口

下表4顯示了可以映射不同外設引腳的位置。圖2顯示了MIO模塊的框圖。

如果超過了54個引腳個數的其它I/O功能是設計必須的,那他可以通過PL端,路由到與這些功能相關聯的I/O引腳

這個特性被稱為可擴展多路復用I/O (EMIO)。

ac8b9f74-028b-11ed-ba43-dac502259ad0.png

acb7ff6a-028b-11ed-ba43-dac502259ad0.png

acec1fe8-028b-11ed-ba43-dac502259ad0.png

九、MIO、EMIO和AXI_GPIO的關系

ZYNQ7000中與PS相連的引腳包含MIO、EMIO和AXI_GPIO三種類型。

1、MIO直接掛在PS上,而EMIO與PL相連,PS通過PL調用EMIO。MIO共有54bit,EMIO共有64bit。

MIO管腳是固定的,而EMIO需要通過管腳約束文件進行分配。MIO、EMIO管腳號均通過實際原理圖查找。

acfe0e9c-028b-11ed-ba43-dac502259ad0.png

2、AXI_GPIO是通過AXI總線掛在PS上的GPIO,一般通過調用IP核實現,如PS通過AXI_Uartlite調用PL端資源。

而EMIO在Block Design文件上表現為PS上的一個引出接口。

十、PS-PL MIO-EMIO信號和接口

由于MIO引腳的數量有限,MIO是I/O外圍連接的基礎??梢攒浖幊蘄O信號路由到MIO引腳。也可以通過EMIO接口將I/O外圍信號路由到PL端,

這非常有用,用來PS獲得更多的設備引腳(PL端引腳),或者允許一個PS端外設的一個引腳路由到PL的內部IP邏輯端口,如圖2

ad095e0a-028b-11ed-ba43-dac502259ad0.png

十一、啟動流程

ad24e710-028b-11ed-ba43-dac502259ad0.png

12.1、啟動模式


pYYBAGLOleyAQitiAABIleLJ_xE467.jpg

12.2、啟動階段


poYBAGLOlgCAfyieAABeipXad7I621.jpg

12.3、階段0:Stage-0 Boot (BootROM)

ad383ebe-028b-11ed-ba43-dac502259ad0.png

12.4、階段1:FSBL(First Stage Bootloader )

FSBL(第一階段引導加載程序)在BootROM之后啟動,這個BootROM將FSBL加載到OCM(On-Chip Memory ),

FSBL負責下面的幾項工作

pYYBAGLOlhiAZzW6AABzA64PM10114.jpg

FSBL流程圖

ad5719ec-028b-11ed-ba43-dac502259ad0.png

下圖是一個簡單的FSBL流程圖:

ad69bafc-028b-11ed-ba43-dac502259ad0.png

12.5、第二階段啟動流程:Second Stage Bootloader

第二階段引導加載程序是可選的,并由用戶設計。

Zynq-7000 AP SoC BootROM加載程序需要引導映像頭,它加載單個分區,通常是FSBL。引導映像的其余部分由FSBL加載和處理。

xilinx提供了一個名為Bootgen的實用程序(用來創建一個適合ROM或Fash的引導映像)。它通過構建所需的引導頭、

附加描述以下分區的表并將輸入數據文件(ELF文件、FPGA bit流和其他二進制文件)處理到分區來創建映像。

12.6、Boot Image 格式

pYYBAGLOljWAQ064AABKIHSQez8679.jpg

ad8de396-028b-11ed-ba43-dac502259ad0.png

12.7、下圖顯示了Zynq-7000 AP SoC Linux引導映像分區的示例。

ad9d6c12-028b-11ed-ba43-dac502259ad0.png



審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1602

    文章

    21320

    瀏覽量

    593176
  • ARM
    ARM
    +關注

    關注

    134

    文章

    8651

    瀏覽量

    361777
  • I2C總線
    +關注

    關注

    8

    文章

    357

    瀏覽量

    60408
  • Zynq
    +關注

    關注

    9

    文章

    600

    瀏覽量

    46620

原文標題:學員筆記精選 | ZYNQ7000系列 PS、PL、AXI 、啟動流程基本概念篇

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    ZYNQ7000系列 PS、PL、AXI 、啟動流程基本概念

    /p/005899fe6815 二、ZYNQ7020 分為PS端、PL端 PS: 處理系統 (Processing System) , 就是與 FPGA 無關的 ARM 的 SOC 的部分。 PL: 可編程邏輯
    的頭像 發表于 05-12 10:25 ?1.4w次閱讀
    <b class='flag-5'>ZYNQ</b>7000<b class='flag-5'>系列</b> PS、PL、AXI 、啟動流程<b class='flag-5'>基本概念</b>

    vivado zynq實現錯誤

    你好,我在Win10中使用vivado 2016.2 for zynq7020。我的時鐘方案是zynq PS FCLK_CLK0-->時鐘向導IP輸入(Primitive PLL)的輸入。合成
    發表于 11-05 11:40

    ZYNQ 7020支持的最大并行NAND閃存是什么

    親愛的大家,任何人都可以讓我知道ZYNQ 7020支持的最大并行NAND閃存。我的客戶正在設計他的7020定制板,并有興趣知道所支持的并行NAND閃存的最大密度。問候錢德拉以上來自于谷歌翻譯以下
    發表于 02-27 14:22

    zynq7020板子+ad采集+dma傳輸問題?

    求助各位大神,我用的是ad7606采集數據,然后通過dma傳輸到arm核中,用的板子時zynq7020,但是直出現個問題,[BD 41-237] Bus Interface property
    發表于 06-17 16:51

    zynq 7020 PS和zynq PL是如何通話的?

    嗨,我必須找出zynq 7020 PS和zynq PL如何通話,特別是我必須找到將在ARM中處理的SDK C代碼。你能用個明確的C代碼告訴我,它解釋了數據如何從PS轉移到PL,這是A
    發表于 05-08 09:37

    基于Zynq的嵌入式開發流程

    A53都有,對于ZYNQ7020來說,它集成了塊ARM Cortex-A9雙核處理器,性能足夠運行Linux下圖為Zynq-7000系列SoC的系統框圖[外鏈圖片轉存失敗,源站可能有
    發表于 08-23 08:15

    科普一下ZYNQ是什么

    關注、星標公眾號,直達精彩內容來源:ZYNQ作者:watchman最近公司開始做個項目,再次使用到ZYNQ,今天給大家科普一下
    發表于 11-05 08:53

    講解一下A/D和 D/A的基本概念

    文章目錄前言A/D 和 D/A 的基本概念前言今天給大家講解一下,單片機中的基礎概念,A/D 和 D/A 的基本概念。A/D 和 D/A 的基本概念
    發表于 11-25 06:31

    實現上位機與zynq7020開發板通信的方法

    最近想實現上位機與zynq7020開發板通信。采用串口通信方式,利用QT編寫個簡易串口助手實現與下位機的通信。 下位機給上位機發送收據,上位機能夠正常接受。但是上位機給下位機串口發數據,下位機
    發表于 02-17 07:08

    探討一下PWM基本概念與簡單基礎的應用

    【STM32——電賽】初識PWM、基本概念PWM,又稱脈沖寬度調制。模擬控制方式。高電平*占空比=模擬輸出電壓的值PWM實現D/A轉換的原理:在定的頻率,通過不同的占空比即可得到
    發表于 02-24 06:54

    AD9681是否可被zynq-7020的pl端驅動?

    您好: 我想咨詢AD9681是否可以被zynq-7020的PL端驅動(zynq7020的性能是否足夠)。我們需要做衛星的探測載荷,由于衛星能源控制嚴格,我們需要低功耗、多通道(至少8個)、高采樣率
    發表于 12-04 08:18

    ZYNQ7020開發板的電路原理圖免費下載

    本文檔的主要內容詳細介紹的是ZYNQ7020開發板的電路原理圖免費下載。
    發表于 02-12 16:07 ?467次下載
    <b class='flag-5'>ZYNQ7020</b>開發板的電路原理圖免費下載

    ZYNQ7020的PS端的基本開發流程

    這篇文章記錄ZYNQ7020的PS端的基本開發流程,關于PL端的開發流程,參考之前文章,這里放個超鏈接。
    的頭像 發表于 07-24 18:12 ?6132次閱讀

    AX7020原理圖等資料分享

    ZYNQ7020原理圖等資料SCH和PCB封裝等免費下載。
    發表于 09-23 15:14 ?28次下載

    Zynq-7020千兆網口的3種擴展方案

    常用的以太網接口通常是MAC + 物理PHY的形式,外接RJ45插頭實現GE_T模式的電口應用。而Zynq-7020的PS部分包含兩個千兆以太網MAC層硬核,因此還需要以太網物理層傳輸芯片實現千兆以太網接口。Zynq-7020
    的頭像 發表于 12-14 15:56 ?2147次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>