<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Versal ACAP中的配電系統

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-09-09 11:03 ? 次閱讀

Versal 自適應計算加速平臺 (ACAP) 將標量引擎 (Scalar Engine)、自適應引擎 (Adaptable Engine) 和智能引擎(Intelligent Engine) 與領先的存儲器和交互技術有機結合,從而為任何應用提供強大的異構加速功能。Versal 架構 PCB 準則已基于前幾代進行了精簡,以方便 PCB 布局專業人員和硬件設計師使用。

Versal ACAP 中的配電系統

Versal ACAP 包含多條電源軌,每條電源軌都用于一項特定功能,如下表所示。如需了解有關電源名稱和電壓電平的最新信息,請參閱《Versal AI Core 系列數據手冊:DC 和 AC 開關特性》。

向下滑動查看Versal ACAP 主電源

適用于存儲器接口的 PCB 準則

Versal 架構提供了與以下存儲器架構連接的解決方案:

? DDR4

? LPDDR4/4x

? RLDRAM3

? QDR-IV

所有接口的必需存儲器布線準則:

1

判定信號走線長度時,請在布線約束中包含封裝延遲,除非另行指定。

2

相同字節組中的 DQ 和 DQS 信號應在相同層級內從 Versal 器件布線到 DRAM/DIMM。按適當方式在字節組內包含數據掩碼 (DM)。

3

對于多插槽拓撲結構,從一個 DIMM 布線到另一個 DIMM 時,請勿更改層級。

4

信號線必須布線于實體基準內電層上。請勿在空隙處布線,如下圖所示。

實體基準內電層上的信號布線

5

請勿在基準內電層分割處布線,如下圖所示。

基準內電層分割處的信號布線

6

請將布線置于距離基準內電層和空隙邊緣至少 30 mil 外,但引出線區域除外。

引出線區域布線

7

對于雙插槽 DIMM 拓撲結構,應將 DIMM #0 布局在離 ACAP 最遠的連接器上,以降低 SI 反射的影響。DIMM#1 連接器應布局在離 ACAP 最近的地方。

8

對于使用地址鏡像的蛤殼式配置,應確保兩條芯片選擇線路的終端均充分去耦,并且進出 VTT 的電層/走線厚度足夠。

Versal 器件與封裝之間的移植

封裝移植的高層次目標是確??蛻裟軌蛟谌我还苣_兼容封裝內跨不同器件使用相同 PCB。封裝移植中存在嚴格的移植設計規則,當前提供的大部分封裝都支持在任一給定 Versal 產品組合內進行跨器件移植。但也有跨不同器件系列的封裝可提供移植支持。

? VSVA2197 和 VSVD1760:支持在 Versal AI Core 系列與 Prime 系列內進行跨器件移植

? VFVF1760 和 VFVC2197:支持在 Versal Prime 系列與 Premium 系列內進行跨器件移植

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    182

    文章

    16636

    瀏覽量

    245328
  • pcb
    pcb
    +關注

    關注

    4241

    文章

    22549

    瀏覽量

    387152
  • ACAP
    +關注

    關注

    1

    文章

    54

    瀏覽量

    7981

原文標題:用戶指南 | Versal ACAP PCB設計

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Versal:首款自適應計算加速平臺(ACAP)

    電子發燒友網站提供《Versal:首款自適應計算加速平臺(ACAP).pdf》資料免費下載
    發表于 09-18 09:28 ?1次下載
    <b class='flag-5'>Versal</b>:首款自適應計算加速平臺(<b class='flag-5'>ACAP</b>)

    Versal ACAP AI核心系列庫指南

    電子發燒友網站提供《Versal ACAP AI核心系列庫指南.pdf》資料免費下載
    發表于 09-14 14:48 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> AI核心系列庫指南

    使用Model Composer設計PID控制器的Versal ACAP應用說明

    電子發燒友網站提供《使用Model Composer設計PID控制器的Versal ACAP應用說明.pdf》資料免費下載
    發表于 09-14 14:30 ?0次下載
    使用Model Composer設計PID控制器的<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>應用說明

    Versal ACAP系統監視器體系結構手冊

    電子發燒友網站提供《Versal ACAP系統監視器體系結構手冊.pdf》資料免費下載
    發表于 09-14 11:30 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b><b class='flag-5'>系統</b>監視器體系結構手冊

    Versal ACAP收發器向導 LogiCORE IP產品指南

    電子發燒友網站提供《Versal ACAP收發器向導 LogiCORE IP產品指南.pdf》資料免費下載
    發表于 09-14 10:28 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>收發器向導 LogiCORE IP產品指南

    Versal ACAP AI引擎編程環境用戶指南

    電子發燒友網站提供《Versal ACAP AI引擎編程環境用戶指南.pdf》資料免費下載
    發表于 09-14 10:10 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> AI引擎編程環境用戶指南

    用于Versal ACAP的DPUCVDX8G產品指南

    電子發燒友網站提供《用于Versal ACAP的DPUCVDX8G產品指南.pdf》資料免費下載
    發表于 09-14 09:36 ?0次下載
    用于<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>的DPUCVDX8G產品指南

    采用Versal AI Edge系列的邊緣ACAP

    電子發燒友網站提供《采用Versal AI Edge系列的邊緣ACAP.pdf》資料免費下載
    發表于 09-13 17:08 ?0次下載
    采用<b class='flag-5'>Versal</b> AI Edge系列的邊緣<b class='flag-5'>ACAP</b>

    Versal ACAP硬件、IP和平臺開發方法指南

    電子發燒友網站提供《Versal ACAP硬件、IP和平臺開發方法指南.pdf》資料免費下載
    發表于 09-13 15:24 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>硬件、IP和平臺開發方法指南

    Versal ACAP系統軟件開發人員指南

    電子發燒友網站提供《Versal ACAP系統軟件開發人員指南.pdf》資料免費下載
    發表于 09-13 15:20 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b><b class='flag-5'>系統</b>軟件開發人員指南

    用于PCI Express的Versal ACAP集成塊產品指南

    電子發燒友網站提供《用于PCI Express的Versal ACAP集成塊產品指南.pdf》資料免費下載
    發表于 09-13 14:51 ?0次下載
    用于PCI Express的<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>集成塊產品指南

    Versal ACAP設計指南

    電子發燒友網站提供《Versal ACAP設計指南.pdf》資料免費下載
    發表于 09-13 14:40 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>設計指南

    Versal ACAP DDRMC-DDR4、LPDDR4和LPDDR4X外部參考時鐘設計指南

    本文旨在呈現使用 DDR4、LPDDR4 或 LPDDR4X 存儲器控制器的 Versal ACAP 器件的外部參考時鐘電路要求
    的頭像 發表于 07-10 16:02 ?915次閱讀
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> DDRMC-DDR4、LPDDR4和LPDDR4X外部參考時鐘設計指南

    Versal啟動文件簡述

    Versal? 是由多個高度耦合的可配置塊組成的自適應計算加速平臺?(ACAP)
    的頭像 發表于 07-07 14:15 ?718次閱讀
    <b class='flag-5'>Versal</b>啟動文件簡述

    使用QEMU啟動Versal VCK190 ACAP

    本文涵蓋了有關使用 PetaLinux 命令行來對 Versal? ACAP 的 PetaLinux BSP 運行 QEMU 的信息
    的頭像 發表于 07-07 14:14 ?390次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>