<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe 6.0最新草案0.71版本發布,帶寬翻倍,采用全新PAM4調制技術

荷葉塘 ? 來源:電子發燒友網 ? 作者:程文智 ? 2021-07-05 09:33 ? 次閱讀

(文/程文智)PCI Express,簡稱PCI-E,或者PCIe,是計算機總線的一個重要分支,目前這一標準由PCI特別興趣小組(PCI-SIG)制定和維護。其1.0版本在2003年推出,隨后每隔三四年都會更新一個版本。到目前為止,已經更新到了PCIe 6.0。

7月2日,PCI-SIG公布了最新的PCIe 6.0最新的草案0.71版本。與PCIe 5.0 相比,PCIe 6.0 再次實現了傳輸速率的翻番,且包含了自0.7版本批準以來的所有新協議和電氣更新。其實在此版本之前的0.7版本在2020年11月份就已經發布,從那時起,PCI-SIG就一直在收集成員的反饋意見,并準備0.71版本的更新。

根據官網信息,新的0.71版本正在收集成員的反饋意見,審查期為一個月,也就是8月2日才會最終確定。在0.71版本通過審查之后,PCI-SIG接著會繼續推動0.9版本草案,該草案發布之后,還需要為期兩個月的全面審核,全部通過之后,就會迎來PCIe 6.0的1.0正式版。如果一切正常的話,正式版發布的時間應該是今年年底。

根據PCI-SIG公布的信息,PCIe 6.0規范的主要特性有:

首先是帶寬方面,PCIe 6.0的帶寬再次加倍,從PCIe 5.0的32GT/s擴展至64GT/s;在實際應用中,PCIe 6.0 x1單向實際帶寬為8GB/s,PCIe 6.0 x16單向帶寬128GB/s、雙向帶寬256GB/s。

二是PCIe 6.0將延續PCIe 3.0時代引入的128b/130b編碼方式(即每130個位元只有128個有效數據),但加入全新的脈沖幅度調制PAM4,取代PCIe 5.0 NRZ,可以在單個通道、同樣時間內封包更多數據。

三是PCIe 6.0可以兼容前面所有舊版本PCIe架構。

四是引入了低延遲前向糾錯(FEC)和相關機制,以改進帶寬效率和可靠性。

五是支持FLIT模式。

雖然PCIe 6.0正式版規范即將發布,但是目前市場上主要應用的還是PCIe 3.0,2017年就已經發布的PCIe 4.0硬件產品現在市場上都還不多見。

在三大核心芯片廠商中,只有AMD是行動最快的,其處理器和顯卡已經全面支持PCIe 4.0;NVIDIA的安培架構A100芯片開始支持PCIe 4.0,新的RTX游戲顯卡也都支持PCIe4.0;英特爾雖然多次強調PCIe 4.0對游戲沒什么用,但其11代處理器也開始支持PCIe4.0了。

可以看得出來,今年的PCIe 4.0硬件產品將會越來越多,堅持了快10年的PCIe 3.0終于開始要逐步退出歷史舞臺了。

PCIe規范的提升,受益的硬件產品很多。其中最直接的受益者就是顯卡,未來大量基于PCIe接口的高速SSD也將徹底釋放性能。

或許在消費級市場,PCIe 3.0的帶寬就已經足夠,但是在企業級、數據中心級應用中需要更大的帶寬,更快的速度。特別是未來云端、人工智能、機器學習,以及邊緣計算等需要超高帶寬的領域,PCIe 6.0就能體現出其價值了,因為單個PCIe 6.0 ×16就可以支持800G以太網。

當然,PCIe 6.0的硬件肯定不會那么快出現,估計至少要到2023年才會看到相關的產品上市。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 帶寬
    +關注

    關注

    3

    文章

    836

    瀏覽量

    40272
  • PCIe
    +關注

    關注

    13

    文章

    1101

    瀏覽量

    81154
  • pam4
    +關注

    關注

    2

    文章

    35

    瀏覽量

    14328
收藏 人收藏

    評論

    相關推薦

    PAM、PWM與PPM脈沖調制技術的區別

    在電子通信和信號處理領域,脈沖調制技術是一種重要的信號處理技術。其中,PAM(脈幅調制)、PWM(脈寬調
    的頭像 發表于 05-23 17:02 ?301次閱讀

    SG3225EEN在PAM4光模塊和400G,QSFP-DD光模塊中的應用

    呢?SG3225EEN又是怎么應用在PAM4光模塊和QSFP-DD光模塊中的呢? 首先介紹的是PAM4光模塊:PAM4PAM(脈沖幅度調制
    發表于 05-10 14:41 ?0次下載

    下一代PCIe5.0 /6.0技術熱潮趨勢與測試挑戰

    /s。 圖1:PCIe技術變化 2)調制格式方面 PCIe 3.0-5.0 都采用NRZ調制格式
    的頭像 發表于 03-06 10:35 ?410次閱讀
    下一代<b class='flag-5'>PCIe</b>5.0 /<b class='flag-5'>6.0</b><b class='flag-5'>技術</b>熱潮趨勢與測試挑戰

    PCIe 6.0元年,AI與HPC迎來新速度

    電子發燒友網報道(文/周凱揚)2022年1月,PCI-SIG發布PCIe 6.0規范,正式拉開了接口帶寬大幅升級的序幕。然而,在規范公布的兩年時間里,也已經更新了6.0.1和6.1
    的頭像 發表于 01-31 09:02 ?2352次閱讀

    如何克服PAM4調制的仿真挑戰呢?

    隨著5G網絡的發展,不斷擴大的帶寬需求要求單位時間內傳輸更多的邏輯信息,PAM4信號技術以其較高的傳輸效率和較低的建設成本成為下一代高速信號互連的熱門信號傳輸技術。
    的頭像 發表于 01-03 15:36 ?884次閱讀
    如何克服<b class='flag-5'>PAM4</b><b class='flag-5'>調制</b>的仿真挑戰呢?

    pam4和nrz區別

    在通信領域中,數字調制技術是實現高速數據傳輸的關鍵。主流的數字調制技術包括脈沖振幅調制PAM
    的頭像 發表于 12-29 10:05 ?2577次閱讀

    PAM4與硅光技術塑造800G創新

    800G技術的發展,PAM4與硅光技術起到了推動作用。這兩項技術在實現更高帶寬、更快數據傳輸速度和更高密度的網絡通信中發揮了至關重要的作用。
    的頭像 發表于 11-02 14:24 ?329次閱讀
    <b class='flag-5'>PAM4</b>與硅光<b class='flag-5'>技術</b>塑造800G創新

    PAM4與硅光技術如何共同推動800G技術的快速發展

    800G技術的發展,PAM4與硅光技術起到了推動作用。這兩項技術在實現更高帶寬、更快數據傳輸速度和更高密度的網絡通信中發揮了至關重要的作用。
    的頭像 發表于 11-02 09:40 ?415次閱讀

    CIOE參展手札 | Samtec 224Gbps PAM4性能演示精彩亮相

    ,并一同 展示了224G PAM4性能的演示Demo 。 ? 虎家團隊攜卓越產品與技術,登陸CIOE。 ? 【224G PAM4 性能演示】 ????? 在10號館
    發表于 09-07 18:29 ?356次閱讀
    CIOE參展手札 | Samtec 224Gbps <b class='flag-5'>PAM4</b>性能演示精彩亮相

    PCIe 6.0的優化設計方案探討分析

    為了實現64GT/s的鏈路速度,PCIe 6.0采用脈沖幅度調制4級 (PAM4) 信號,在與32GT/s
    發表于 08-05 09:33 ?629次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>的優化設計方案探討分析

    PCIe?標準演進歷史

    版本使用更高效的128b/130b編碼,將開銷占比降低到了1.5%。 ? 通過減少開銷占比,PCIe3.0的單lane傳輸帶寬相比PCIe2.0
    的頭像 發表于 07-26 08:05 ?1050次閱讀
    <b class='flag-5'>PCIe</b>?標準演進歷史

    Cadence 于 2023 PCI-SIG 開發者大會期間展示 PCIe7.0-Ready IP

    將數據傳輸速率提高一倍 PCIe 7.0 版本將延續 6.0 版本PAM4 信令,并能與之前使用 NRZ 信令的 32GT/s 及以下速
    的頭像 發表于 06-28 12:20 ?458次閱讀
    Cadence 于 2023 PCI-SIG 開發者大會期間展示 <b class='flag-5'>PCIe</b>7.0-Ready IP

    PCIe的基礎知識整理

    /s,使用了四級脈沖幅度調制PAM4)信令和1b/1b flit模式編碼和前向糾錯(FEC),這些都延用了之前PCIe 6.0規范的功能。
    發表于 06-25 10:48 ?645次閱讀
    <b class='flag-5'>PCIe</b>的基礎知識整理

    淺析PCIe標準和布線的開發

    /s,使用了四級脈沖幅度調制PAM4)信令和1b/1b flit模式編碼和前向糾錯(FEC),這些都延用了之前PCIe 6.0規范的功能。
    發表于 06-21 11:32 ?590次閱讀
    淺析<b class='flag-5'>PCIe</b>標準和布線的開發

    Samtec技術前沿 | 虎家的第一個224 Gbps PAM4現場產品演示

    摘要/前言 對帶寬的需求,似乎沒有盡頭。 從5G網絡、流媒體視頻、社交媒體、AR和VR,以及人工智能和機器學習 等一切都在挑戰當前的帶寬極限。?下一個級別是屬于 224 Gbps PAM4
    發表于 06-15 17:12 ?466次閱讀
    Samtec<b class='flag-5'>技術</b>前沿 | 虎家的第一個224 Gbps <b class='flag-5'>PAM4</b>現場產品演示
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>