<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何才能讓PCB的EMC效果達到最優?

電磁兼容EMC ? 來源:EDN電子技術設計 ? 作者:EDN電子技術設計 ? 2021-02-19 16:14 ? 次閱讀

PCBEMC設計考慮中,首先涉及的便是層的設置;單板的層數由電源、地的層數和信號層數組成;在產品的EMC設計中,除了元器件的選擇和電路設計之外,良好的PCB設計也是一個非常重要的因素。 PCB的EMC設計的關鍵,是盡可能減小回流面積,讓回流路徑按照我們設計的方向流動。而層的設計是PCB的基礎,如何做好PCB層設計才能讓PCB的EMC效果最優呢?

1、PCB層的設計思路:PCB疊層EMC規劃與設計思路的核心就是合理規劃信號回流路徑,盡可能減小信號從單板鏡像層的回流面積,使得磁通對消或最小化。 1、單板鏡像層 鏡像層是PCB內部臨近信號層的一層完整的敷銅平面層(電源層、接地層)。主要有以下作用: (1)降低回流噪聲:鏡像層可以為信號層回流提供低阻抗路徑,尤其在電源分布系統中有大電流流動時,鏡像層的作用更加明顯。 (2)降低EMI:鏡像層的存在減少了信號和回流形成的閉合環的面積,降低了EMI; (3)降低串擾:有助于控制高速數字電路中信號走線之間的串擾問題,改變信號線距鏡像層的高度,就可以控制信號線間串擾,高度越小,串擾越??; (4)阻抗控制,防止信號反射。

2、鏡像層的選擇 (1)電源、地平面都能用作參考平面,且對內部走線有一定的屏蔽作用; (2)相對而言,電源平面具有較高的特性阻抗,與參考電平存在較大的電勢差,同時電源平面上的高頻干擾相對比較大; (3)從屏蔽的角度,地平面一般均作了接地的處理,并作為基準電平參考點,其屏蔽效果遠遠優于電源平面; (4)選擇參考平面時,應優選地平面,次選電源平面。 2、磁通對消原理: 根據麥克斯韋方程,分立的帶電體或電流,它們之間的一切電的及磁的作用都是通過它們之間的中間區域傳遞的,不論中間區域是真空還是實體物質。在PCB中磁通總是在傳輸線中傳播的,如果射頻回流路徑平行靠近其相應的信號路徑,則回流路徑上的磁通與信號路徑上的磁通是方向相反的,這時它們相互疊加,則得到了通量對消的效果。 3、磁通對消的本質就是信號回流路徑的控制,具體示意圖如下:

cf8a7f64-71ea-11eb-8b86-12bb97331649.png

4、如何用右手定則來解釋信號層與地層相鄰時磁通對消效果,解釋如下: (1)當導線上有電流流過時,導線周圍便會產生磁場,磁場的方向以右手定則來確定。 (2)當有兩條彼此靠近且平行的導線,如下圖所示,其中一個導體的電流向外流出,另一個導體的電流向內流入,如果流過這兩根導線的電流分別是信號電流和它的回流電流,那么這兩個電流是大小相等方向相反的,所以它們的磁場也是大小相等,而方向是相反的,因此能相互抵消。

cfeebfb0-71ea-11eb-8b86-12bb97331649.png

d02b164a-71ea-11eb-8b86-12bb97331649.png

5、六層板設計實例

d062cc02-71ea-11eb-8b86-12bb97331649.png

1、對于六層板,優先考慮方案3;

d0ba5b34-71ea-11eb-8b86-12bb97331649.jpg

分析: (1)由于信號層與回流參考平面相鄰,S1、S2、S3相鄰地平面,有最佳的磁通抵消效果,優選布線層S2,其次S3、S1。 (2)電源平面與GND平面相鄰,平面間距離很小,有最佳的磁通抵消效果和低的電源平面阻抗。 (3)主電源及其對應的地布在4、5層,層厚設置時,增大S2-P之間的間距,縮小P-G2之間的間(相應縮小G1-S2層之間的間距),以減小電源平面的阻抗,減少電源對S2的影響。 2、在成本要求較高的時候,可采用方案1;

d1ee30f2-71ea-11eb-8b86-12bb97331649.jpg

分析: (1)此種結構,由于信號層與回流參考平面相鄰,S1和S2緊鄰地平面,有最佳的磁通抵消效果; (2)電源平面由于要經過S3和S2到GND平面,差的磁通抵消效果和高的電源平面阻抗; (3)優選布線層S1、S2,其次S3、S4。 3、對于六層板,備選方案4

d2caf776-71ea-11eb-8b86-12bb97331649.jpg

分析: 對于局部、少量信號要求較高的場合,方案4比方案3更適合,它能提供極佳的布線層S2。 4、最差EMC效果,方案2

分析: 此種結構,S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。 6、總結PCB層設計具體原則: (1)元件面、焊接面下面為完整的地平面(屏蔽); (2)盡量避免兩信號層直接相鄰; (3)所有信號層盡可能與地平面相鄰; (4)高頻、高速、時鐘等關鍵信號布線層要有一相鄰地平面。

原文標題:PCB多層板 : 磁通對消法有效控制EMC

文章出處:【微信公眾號:電磁兼容EMC】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4244

    文章

    22558

    瀏覽量

    387535
  • emc
    emc
    +關注

    關注

    165

    文章

    3678

    瀏覽量

    181434
收藏 人收藏

    評論

    相關推薦

    EMC測試整改:提升產品合規性和市場競爭力?|深圳比創達電子

    過程中,必須嚴格執行相關的EMC標準和測試規程。只有按照標準要求進行設計和測試,才能確保產品的電磁兼容性達到要求;六、加強人員培訓和意識普及除了技術層面的整改,企業還應加強員工的EMC
    發表于 03-07 09:50

    高功率PCBEMC的處理與優化策略

    在高功率PCB設計中,電磁兼容性(EMC)是一個關鍵問題,它涉及到保證電子設備在各種環境下正常運作,不受電磁干擾(EMI)的影響,同時也不對其他設備產生干擾。本文將從一個全面的視角探討高功率PCB
    的頭像 發表于 01-20 17:10 ?648次閱讀
    高功率<b class='flag-5'>PCB</b>中<b class='flag-5'>EMC</b>的處理與優化策略

    電容在PCBEMC設計中的作用介紹

    電容在PCBEMC設計中是使用最為廣泛的器件。電容按功能的不同可以分為三種
    的頭像 發表于 01-12 09:55 ?1285次閱讀
    電容在<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設計中的作用介紹

    如何配置才能讓AD7790正常工作?

    。 具體配置如下: 我按照AD7790的寄存器說明,先后對其進行了初始化、模式寄存器配置、濾波寄存器配置。 但在通過數據寄存器讀數時,無論怎樣調試,我都無法通過SPI獲得正確的數據。我甚至懷疑前面的配置根本沒有成功。 想請教一下,我應該如何配置,才能讓AD7790正常工作。
    發表于 01-11 06:49

    EMCPCB設計技巧

    EMCPCB設計技巧 電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來都需要系統設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下,這兩大問題尤其令PC
    發表于 12-19 09:53

    提高電路板EMC能力PCB設計和布線方法

    提高電路板EMC能力PCB設計和布線方法
    的頭像 發表于 12-07 15:36 ?518次閱讀
    提高電路板<b class='flag-5'>EMC</b>能力<b class='flag-5'>PCB</b>設計和布線方法

    adau1452 spdif輸入信號怎么配置才能讓dsp處理?

    主要是spdif輸入,spdif輸入信號怎么配置才能讓dsp處理。
    發表于 11-29 08:25

    避免PCB設計中出現EMC和EMI的9個技巧

    EMC是電磁兼容的簡稱。PCB 中的 EMC 是電路板在其電磁環境中工作而不會對周圍的其他設備產生難以忍受的電磁干擾的能力。
    的頭像 發表于 11-27 15:41 ?1298次閱讀

    藍牙怎么達到抗干擾的效果?

    藍牙怎么達到抗干擾的效果
    發表于 11-07 07:24

    PCB設計中的EMC問題和哪些因素有關

    一站式PCBA智造廠家今天為大家講講EMC問題在pcb設計中有哪些因素?PCB設計中EMC問題出現的因素。PCB設計中的
    的頭像 發表于 09-06 09:30 ?725次閱讀

    電源PCB設計與EMC的電路布局要點(EMC機理分析)

    PCB環路對EMC的影響非常重要,比如反激主功率環路,如果太大的話輻射會很差。 濾波器走線效果,濾波器是用來濾掉干擾的,但若是PCB走線不好的話,濾波器就可能失去應該有的
    發表于 08-24 10:39 ?1943次閱讀
    電源<b class='flag-5'>PCB</b>設計與<b class='flag-5'>EMC</b>的電路布局要點(<b class='flag-5'>EMC</b>機理分析)

    10個PCB設計技巧幫你減少EMC

    今天主要是關于: EMC,PCB設計中如何降低EMC? 一、EMC是什么? 在PCB設計中,主要的EMC
    的頭像 發表于 07-26 19:40 ?908次閱讀
    10個<b class='flag-5'>PCB</b>設計技巧幫你減少<b class='flag-5'>EMC</b>

    一文搞定PCB元器件的布局布線

    如果想要一塊看上去好看又好調試的PCB板,就更加需要注重PCB的整體布局問題。這些都要提前做好規劃,才能使PCB達到對稱、整潔、美觀的
    的頭像 發表于 06-28 10:04 ?847次閱讀

    圖解PCB布板與EMC的關系

    ),其原因是PCB布板時考慮的因素有很多的,比如電氣性能,工藝路線,安規要求,EMC影響等??紤]的因素之中,電氣是最基本的,但EMC又是最難摸透的,很多項目的進展瓶頸就在于EMC問題。
    的頭像 發表于 06-25 11:48 ?1073次閱讀
    圖解<b class='flag-5'>PCB</b>布板與<b class='flag-5'>EMC</b>的關系

    PCB設計中7個EMC技巧!

    ▼關注公眾號: 工程師看海▼ 分享一篇不錯的PCB與EMI問題文章,來自網絡。 電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來都需要系統設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小
    的頭像 發表于 06-14 08:46 ?1696次閱讀
    <b class='flag-5'>PCB</b>設計中7個<b class='flag-5'>EMC</b>技巧!
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>