<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

protel轉allegro的方法有哪些

Wildesbeast ? 來源:21IC ? 作者:21IC ? 2020-08-23 09:16 ? 次閱讀

電路設計軟件的使用頻率極高,采用電路設計軟件,可提升工作者設計電路的效率。但在電路設計軟件使用過程中,同樣存在一些問題,如格式轉換等。為幫助大家解決電路設計軟件難點,本文將對protel電路設計軟件中protel轉allegro的方法予以介紹。如果你對本文內容具有興趣,不妨繼續往下閱讀哦。

隨著PCB設計的復雜程度和高速PCB設計需求的不斷增加,越來越多的PCB設計者、設計團隊選擇Cadence的設計平臺和工具。但是,由于沒有Protel數據到Cadence數據直接轉換工具,長期以來如何將現有的基于Protel平臺的設計數據轉化到Cadence平臺上來一直是處于平臺轉化期的設計者所面臨的難題。

在長期實際的基礎上,結合現有工具的特點,提供一種將Protel原理圖、PCB轉化到Cadence平臺上的方法。

1. 使用的工具

a) Protel DXP SP2

b) Cadence Design Systems, Inc. Capture CIS

c) Cadence Design Systems, Inc. Orcad Layout

d) Cadence Design Systems, Inc. Layout2allegro

e) Cadence Design Systems, Inc. Allegro

f) Cadence Design Systems, Inc. Specctra

2. Protel 原理圖到Cadence Design Systems, Inc. Capture CIS

在Protel原理圖的轉化上我們可以利用Protel DXP SP2的新功能來實現。通過這一功能我們可以直接將Protel的原理圖轉化到Capture CIS中。

這里,我們僅提出幾點通過實踐總結出來的注意事項。

1) Protel DXP在輸出Capture DSN文件的時候,沒有輸出封裝信息,在Capture中我們會看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也是整個轉化過程中最耗時的工作。在添加封裝信息時要注意保持與Protel PCB設計中的封裝一致性,以及Cadence在封裝命名上的限制。例如一個電阻,在Protel中的封裝為AXIAL0.4,在后面介紹的封裝庫的轉化中,將被修改為AXIAL04,這是由于Cadence不允許封裝名中出現“?!?再比如DB9接插件的封裝在Protel中為DB9RA/F,將會被改為DB9RAF。因此我們在Capture中給元件添加封裝信息時,要考慮到這些命名的改變。

2) 一些器件的隱藏管腳或管腳號在轉化過程中會丟失,需要在Capture中使用庫編輯的方法添加上來。通常易丟失管腳號的器件時電阻電容等離散器件。

3) 在層次化設計中,模塊之間連接的總線需要在Capture中命名。即使在Protel中已經在父設計中對這樣的總線命名了,還是要在Capture中重新來過,以確保連接。

4) 對于一個封裝中有多個部分的器件,要注意修改其位號。例如一個74ls00,在protel中使用其中的兩個門,位號為U8A,U8B。這樣的信息在轉化中會丟失,需要重新添加。

基本上注意到上述幾點,借助Protel DXP,我們就可以將Protel的原理圖轉化到Capture中。進一步推廣,這也為現有的Protel原理圖符號庫轉化到Capture提供了一個途徑。

3. Protel 封裝庫的轉化

長期使用Protel作PCB設計,我們總會積累一個龐大的經過實踐檢驗的Protel封裝庫,當設計平臺轉換時,如何保留這個封裝庫總是令人頭痛。這里,我們將使用Orcad Layout,和免費的Cadence工具Layout2allegro來完成這項工作。

1) 在Protel中將PCB封裝放置到一張空的PCB中,并將這個PCB文件用Protel PCB 2.8 ASCII的格式輸出出來;

2) 使用Orcad Layout導入這個Protel PCB 2.8 ASCII文件;

3) 使用Layout2allegro將生成的Layout MAX文件轉化為Allegro的BRD文件;

4) 接下來,我們使用Allegro的Export功能將封裝庫,焊盤庫輸出出來,就完成了Protel封裝庫到Allegro轉化。

4. Protel PCB到Allegro的轉化

有了前面兩步的基礎,我們就可以進行Protel PCB到Allegro的轉化了。這個轉化過程更確切的說是一個設計重現過程,我們將在Allegro中重現Protel PCB的布局和布線。

1) 將第二步Capture生成的Allegro格式的網表傳遞到Allegro BRD中,作為我們重現工作的起點;

2) 首先,我們要重現器件布局。在Protel中輸出Place & Pick文件,這個文件中包含了完整的器件位置,旋轉角度和放置層的信息。我們通過簡單的手工修改,就可以將它轉化為Allegro的Placement文件。在Allegro中導入這個Placement文件,我們就可以得到布局了。

3) 布線信息的恢復,要使用Specctra作為橋梁。首先,從Protel中輸出包含布線信息的Specctra DSN文件。對于這個DSN文件我們要注意以下2點:

4) Protel中的層命名與Allegro中有所區別,要注意使用文本編輯器作適當的修改,例如Protel中頂層底層分別為Toplayer和Bottomlayer,而在Allegro中這兩層曾稱為TOP和BOTTOM;

5) 注意在Specctra中查看過孔的定義,并添加到Allegro的規則中。在allegro中定義過孔從Specctra中輸出布線信息,可以使用session, wires, 和route文件,建議使用route文件,然后將布線信息導入到我們以及重現布局的Allegro PCB中,就完成了我們從Protel PCB到Allegro BRD的轉化工作。

Protel到Allegro轉化的方法

當今IT產業的發展日新月異,對硬件設備的要求也越來越高,硬件設計師們面臨如何設計高速高密度PCB的難題。常言道,工欲善其事,必先利其器,這也是越來越多的設計師放棄低端的PCB設計工具,進而選擇Cadence等公司提供的高性能PCB EDA軟件的原因。

但是這種變革必然會帶來這樣或那樣的問題。由于接觸和使用較早等原因,國內的Protel用戶為數眾多,他們在選擇Cadence高速PCB解決方案的同時,都面臨著如何將手頭的Protel設計移植到Cadence PCB設計軟件中的問題。

在這個過程當中碰到的問題大致可分為兩種:一是設計不很復雜,設計師只想借助Cadence CCT的強大自動布線功能完成布線工作;二是設計復雜,設計師需要借助信噪分析工具來對設計進行信噪仿真,設置線網的布線拓撲結構等工作。

對于第一種情況,要做的轉化工作比較簡單,可以使用Protel或Cadence提供的Protel到CCT的轉換工具來完成這一工作。對于第二種情況,要做的工作相對復雜一些,下面將這種轉化的方法作一簡單的介紹。

Cadence信噪分析工具的分析對象是Cadence Allegro的brd文件,而Allegro可以讀入合乎其要求的第三方網表,Protel輸出的Telexis格式的網表滿足Allegro對第三方網表的要求,這樣就可以將Protel文件注入Allegro。

這里有兩點請讀者注意。首先,Allegro第三方網表在$PACKAGE段不允許有“?!?其次,在Protel中,我們用BasName[0:N]的形式表示總線,用BasName[x]表示總線中的一根信號,Allegro第三方網表中總線中的一根信號的表示形式為Bas NameX,讀者可以通過直接修改Protel輸出的Telexis網表的方法解決這些問題。

Allegro在注入第三方網表時還需要每種類型器件的設備描述文件Device.txt文件,它的格式如下:

Package: package type

Class: classtype

Pincount: total pinnumber

Pinused: 。..

其中常用的是PACKAGE,CLASS,PINCOUNT這幾項。PACKAGE描述了器件的封裝,但Allegro在注入網表時會用網表中的PACKAGE項而忽略設備描述文件中的這一項。CLASS確定器件的類型,以便信噪分折,Cadence將器件分為IC,IO,DISCRETE三類。PINCOUNT說明器件的管腳數目。對于大多數器件,Device.txt文件中包含有這三項就足夠了。

有了第三方網表和設備描述文件,我們就可以將Protel中原理圖設計以網表的形式代入到Cadence PCB設計軟件中,接下來,設計師就可以借助Cadence PCB軟件在高速高密度PCB設計方面的強大功能完成自己的設計。

如果已經在Protel作了PCB布局的工作,Allegro的script功能可以將Protcl中的布局在Allegro中重現出來。在Protel中,設計師可以輸出一個Place & Pick文件,這個文件中包含了每個器件的位置、旋轉角度和放在PCB頂層還是底層等信息,可以通過這個文件很方便的生成一個Allegro的script文件,在Allegro中執行這個script就能夠重現Protel中的布局了,下面給出了完成Place & Pick文件到Allegro Script文件轉化的C++代碼,筆者使用這段代碼,僅用了數分鐘就將一個用戶有800多個器件的PCB板布局在Allegro重現出來。

FILE *fp1, *fp2;

::AfxMessageBox(“hello”);

fp1=fopen(“pick.txt”, “rt”);

if (fp1==NULL) ::AfxMessageBox(“Can not open the file?。?!”);

fp2=fopen(“place.txt”,“wt”);

if (fp2==NULL) ::AfxMessageBox(“Can not create the file?。?!”);

char refdes[5], Pattern[5];

float midx,midy,refx,refy,padx,pady,rotaTIon;

char tb[1];

char tmp=‘“’;

fprintf(fp2,”%s “, ”# Allegro script“);

fprintf(fp2,”%s “, ”version 13.6“);

fprintf(fp2,”%s “, ”place refdes“);

while (!feof(fp1)) {

fscanf(fp1,”%s“, refdes);

fscanf(fp1,”%s“, Pattern);

fscanf(fp1,”%f“, &midx);

fscanf(fp1,”%f“, &midy);

fscanf(fp1,”%f“, &refx);

fscanf(fp1,”%f“, &refy);

fscanf(fp1,”%f“, &padx);

fscanf(fp1,”%f“, &pady);

fscanf(fp1,”%s“, tb);

fscanf(fp1,”%f“, &rotaTIon);

fprintf(fp2, ”fillin %c%s%c “,tmp,refdes,tmp);

if (rotaTIon!=0) {

fprintf(fp2, ”rotate “);

fprintf(fp2, ”iangle %f “, rotaTIon);

};

char yy=tb[0];

if (yy!=‘T’) fprintf(fp2, ”pop mirror “);

fprintf(fp2, ”pick %f %f “, padx,pady);

fprintf(fp2, ”next “);

};

fprintf(fp2, ”done“);

fclose(fp1);

fclose(fp2);

以上簡單介紹了Protel到Allegro轉化的方法。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4226

    文章

    22484

    瀏覽量

    386189
  • PCB設計
    +關注

    關注

    393

    文章

    4572

    瀏覽量

    83297
  • PROTEL
    +關注

    關注

    26

    文章

    1033

    瀏覽量

    136467
  • allegro
    +關注

    關注

    42

    文章

    627

    瀏覽量

    144084
  • 可制造性設計

    關注

    10

    文章

    2063

    瀏覽量

    15307
  • 華秋DFM
    +關注

    關注

    20

    文章

    3483

    瀏覽量

    3923
收藏 人收藏

    評論

    相關推薦

    Cadence Allegro16.5教程

    電子發燒友網站提供《Cadence Allegro16.5教程.pdf》資料免費下載
    發表于 04-17 09:22 ?1次下載

    Allegro16.6光繪生成步驟

    電子發燒友網站提供《Allegro16.6光繪生成步驟.pdf》資料免費下載
    發表于 03-07 14:22 ?1次下載

    allegro快速入門教程

    電子發燒友網站提供《allegro快速入門教程.pdf》資料免費下載
    發表于 02-29 09:32 ?53次下載

    allegro教程介紹

    電子發燒友網站提供《allegro教程介紹.pdf》資料免費下載
    發表于 02-29 09:28 ?2次下載

    allegro學習筆記

    電子發燒友網站提供《allegro學習筆記.zip》資料免費下載
    發表于 02-29 09:14 ?1次下載

    分享一種將AD原理圖更新Allegro PCB文件的方法

    Altium Designer是原Protel軟件開發商Altium公司推出的一款優秀的電子EDA設計軟件,主要運行在Windows操作系統。
    的頭像 發表于 11-03 11:44 ?1055次閱讀
    分享一種將AD原理圖更新<b class='flag-5'>Allegro</b> PCB文件的<b class='flag-5'>方法</b>

    PCB文件PROTELALLEGRO的轉換技巧

    Protel DXP在輸出Capture DSN文件的時候,沒有輸出封裝信息,在Capture中我們會看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也
    發表于 10-20 15:11 ?432次閱讀

    電路板改板技巧中PROTELALLEGRO的轉換技術

    Protel DXP在輸出Capture DSN文件的時候,沒有輸出封裝信息,在Capture中我們會看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也是整個轉化過程中耗時的工作。
    發表于 10-18 15:07 ?275次閱讀

    Protel 99 SE制板Multisim 8仿真電路

    在分析使用Multisim 8仿真功能和Protel 99 SE印制板設計功能的基礎上,提出一種采用Multisim 8和Protel 99 SE相結合的電子產品設計方法,該方法先采
    發表于 10-17 15:25 ?728次閱讀
    <b class='flag-5'>Protel</b> 99 SE制板Multisim 8仿真電路

    Cadence Allegro 22.1-1-3-將網絡顯示在焊盤、走線、銅皮上

    Cadence Allegro 22.1-1-3-將網絡顯示在焊盤、走線、銅皮上
    的頭像 發表于 09-25 09:12 ?2094次閱讀
    Cadence <b class='flag-5'>Allegro</b> 22.1-1-3-將網絡顯示在焊盤、走線、銅皮上

    Allegro鼠標中鍵拖動反向問題解決方法

    在使用Allegro的時候會發現鼠標中鍵拖動是反方向的,實在是反人類!實在是反人類!實在是反人類!實在是反人類!
    的頭像 發表于 09-19 16:58 ?1050次閱讀
    <b class='flag-5'>Allegro</b>鼠標中鍵拖動反向問題解決<b class='flag-5'>方法</b>

    Protel使用小技巧

    Protel是電路設計和制造領域應用為廣泛的EDA軟件。在規范化的設計管理中,設計文件圖樣必須遵守相應的國家標準,如《電子產品圖樣繪制規則》、《設計文件管理制圖》和《印制板制圖》等,由于Protel軟件是國外軟件,無法直接打印出符合國家標準的圖紙,要將圖紙規范化常用的方式
    發表于 08-15 11:58 ?475次閱讀

    allegro自定義快捷鍵的方法分享

    對于從事硬件設計的大多數工程師,allegro這款軟件的強大之處有目共睹,尤其在高速電路板、高密度電路板設計領域,這款軟件用起來會很順手。
    的頭像 發表于 08-10 18:31 ?2831次閱讀
    <b class='flag-5'>allegro</b>自定義快捷鍵的<b class='flag-5'>方法</b>分享

    Allegro換PIN

    allegro
    YS YYDS
    發布于 :2023年06月20日 13:51:21

    Allegro X——新一代智能系統設計平臺

    Allegro X 首次為系統設計師統一了原理圖、版圖、分析、設計協作和數據管理。全新的 Allegro X 平臺依托Cadence久經考驗的 Allegro 和 OrCAD 核心技術,簡化了系統
    的頭像 發表于 05-22 15:40 ?1911次閱讀
    <b class='flag-5'>Allegro</b> X——新一代智能系統設計平臺
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>