<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB板邊緣的敏感線為何容易ESD干擾

茶話MCU ? 來源:ST MCU 信息交流 ? 2020-07-05 10:38 ? 次閱讀

[現象描述]

某接地臺式產品,對接地端子處進行測試電壓為6KV的ESD接觸放電測試時,系統出現復位現象。測試中嘗試將接地端子與內部數字工作地相連的 Y電容斷開,測試結果并未明顯改善。

[原因分析]

ESD干擾進入產品內部電路,形式多種多樣。對于本案例中的被測產品來說,其測試點為接地點,大部分的ESD干擾能量將從接地線流走,也就是說ESD電流并沒有直接流入該產品的內部電路,但是,處在IEC61000-4-2標準規定的ESD測試環境中的這個臺式設備,其接地線長度在1m左右,該接地線將產生較大的接地引線電感(可以用1u H/m來估算),在靜電放電干擾發生時(即圖1中開關K閉合時),高的頻率(小于1ns的上升沿)靜電放電電流并不能使該被測產品接地點上的電壓為零(即圖1 中G點的電壓在K閉合時并不為零)。這個在接地端子上不為零電壓將會進一步進入產品內部電路。圖1已經給出了ESD干擾進入產品內部PCB的原理圖。

圖 1 ESD干擾進入產品內部PCB的原理圖

從圖1中還可以看出,CP1:(放電點與GND之間的寄生電容),Cp2:(PCB板與參考接地板之間的寄生電容),PCB板的工作地(GND)和靜電放電槍(包括靜電放電槍接地線)一起形成了一條干擾通路,干擾電流為ICM。在這條干擾路徑中,PCB板處在其中,顯然PCB在此時受到了靜電放電的干擾。如果該產品還存在其它電纜,這種干擾將更為嚴重。

干擾是如何導致被測產品復位的呢,經過仔細檢查被測產品的PCB之后發現,該PCB板中CPU的復位控制線布置在PCB板的邊緣,并且在GND平面之外,如圖2所示。

再來解釋一下為何布置在PCB邊緣的印制線比較容易受到干擾,那應該從PCB板中的印制線與參考接地板之間的寄生電容談起。印制線與參考接地板之間存在寄生電容,這個寄生電容將使PCB板中的印制信號線受到干擾,共模干擾電壓干擾PCB中印制線原理圖如圖3所示。

從圖3可以看出,當共模干擾(相對與參考接地板的共模干擾電壓)進入GND后,會在PCB板中的印制線和GND之間產生一個干擾電壓,這個干擾電壓不但與印制線與PCB板GND之間的阻抗(圖3中的Z)有關還有PCB中印制線與參考接地板之間的寄生電容有關。

假設印制線與PCB板GND之間的阻抗Z不變,則,當印制線與參考接地板之間的寄生電容越大時,在印制線與PCB板GND之間的干擾電壓Vi越大,這個電壓與PCB中的正常工作電壓相疊加,將直接影響PCB中的工作電路。

圖2 被測產品局部PCB布線實圖

圖3 共模干擾電壓干擾PCB中印制線原理圖

由印制線與參考接地板之間的寄生電容計算公式1 可知,印制線與參考接地板之間的寄生電容大小取決于印制線與參考接地板之間的距離(即公式1中的H)和印制線與參考接地板之間形成電場的等效面積(即公式1中的S)。

Cp ≈ 0.1 x S / H (1)

Cp : 寄生電容 [pF]

S : 印制線等效面積 [cm2]

H : 高度 [cm]

當印制線布置在PCB板邊緣時,該印制線與參考接地板之間將形成相對較大寄生電容,因為布置在PCB內部的印制線與參考接地板之間形成的電場被其它印制線所“擠壓”,而布置在邊緣的印制線與參考接地板之間形成的電場且相對比較發散。圖4為印制線與參考接地板之間電場分布示意圖。

圖4 印制線與參考接地板之間電場分布示意圖

顯然,對于本案例中的電路設計,由于PCB中的復位信號線布置在PCB板的邊緣并且已經落在GND平面之外,因此復位信號線會受到較大的干擾,導致ESD測試時,系統出現復位現象。

【處理措施】

根據以上的原理分析,很容易得出以下兩種處理措施:

1、重新進行PCB布線,將復位信號印制線在PCB上左移,使其在GND平面覆蓋的區域內,而且遠離PCB板邊緣,同時為了進一步降低復位信號印制線與參考接地板時間的寄生電容,可以在復位信號印制線所在的層(本案例為4層板,復位信號線布置在表層)上空余的地方鋪上GND銅箔(通過大量過孔與相鄰GND平面相連),如圖5所示。

圖5 修改后的復位信號線布置PCB實圖

2、在受干擾的復位印制線上,靠近CPU復位管腳的附近并聯一個電容,電容值可以選在100pf~1000pf之間。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • ESD
    ESD
    +關注

    關注

    46

    文章

    1835

    瀏覽量

    171543
  • pcb
    pcb
    +關注

    關注

    4253

    文章

    22576

    瀏覽量

    388529
  • 電容
    +關注

    關注

    98

    文章

    5638

    瀏覽量

    147846

原文標題:PCB板邊緣的敏感線為何容易ESD干擾

文章出處:【微信號:stmcu832,微信公眾號:茶話MCU】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    干貨 | 電路設計中如何減少ESD?

    短導線連接到焊盤。 八、其他的措施 1、避免時鐘、復位信號等重要信號PCB邊緣; 2、將PCB不用的部分設置為地平面; 3、主機殼地線距離信號
    發表于 03-26 18:47

    pcb板邊安全距離是多少合適?

    pcb板邊安全距離是多少合適? PCB板邊安全距離是指PCB板上電路的邊緣與板的邊界之間的最小安
    的頭像 發表于 01-17 16:38 ?2091次閱讀

    很好的實現PCB板邊倒圓角

    PCB外形是直角時,通常工程制作外形(鑼帶)時,會將直角或尖角的地方倒成圓角,主要是為了防止PCB容易劃傷板他扎傷人。
    發表于 01-15 15:37 ?1502次閱讀
    很好的實現<b class='flag-5'>PCB</b><b class='flag-5'>板邊</b>倒圓角

    PCB設計點評EMC問題

    信號線做伴地處理,在板邊緣鋪地防止干擾對外輻射。信號線與其他不同類型的線最好用地線隔開,防止互相間的串擾。
    發表于 12-17 09:23 ?255次閱讀
    <b class='flag-5'>PCB</b>設計點評EMC問題

    選擇合適的設備實現ESD干擾

    ESD敏感。有限主板(PCB)經過組裝并裝置在設備后,ESD仍然是主要故障源之一。而對于設備的ESD保護設計,適當的抗
    的頭像 發表于 12-16 11:30 ?584次閱讀
    選擇合適的設備實現<b class='flag-5'>ESD</b>抗<b class='flag-5'>干擾</b>

    晶振為什么不能放置在PCB邊緣?

    ,晶振在工作時需要保持穩定的振蕩頻率。晶振的運行穩定性對于整個電子設備的正常工作至關重要。放置在PCB邊緣,晶振更容易受到外部干擾。例如,邊緣
    的頭像 發表于 11-29 16:07 ?855次閱讀

    請問PCB制作如何提高抗干擾?

    pcb制作時布局布線時如何分配低頻,高頻,數字,模擬電路,怎樣布局布線才能使干擾減到最???比如說模擬地和數字地怎么處理,對環境敏感器件應如何放置?
    發表于 10-18 08:11

    ESD干擾測試是什么?防止ESD的常見方法有哪些

    ESD靜電放電在芯片實際使用過程中越來越影響到芯片的可靠性,是影響芯片質量和性能的重要因素之一。因此,ESD干擾測試是非常重要的,防止ESD對芯片造成損壞。
    的頭像 發表于 10-08 16:24 ?874次閱讀

    PCB設計ESD抑制準則?

    PCB布線是ESD防護的一個關鍵要素,合理的PCB設計可以減少故障檢查和返工所帶來不必要的成本。在PCB設計中,不但需要在靜電薄弱電路增加靜電抑制器件,還要克服放電電流產生的電磁
    的頭像 發表于 09-26 10:57 ?754次閱讀
    <b class='flag-5'>PCB</b>設計<b class='flag-5'>ESD</b>抑制準則?

    ESD干擾模式有哪幾種?ESD干擾機理分析

    ESD以共模干擾方式對控制器進行干擾,主要有以下幾種形式
    的頭像 發表于 09-08 15:29 ?1758次閱讀
    <b class='flag-5'>ESD</b>的<b class='flag-5'>干擾</b>模式有哪幾種?<b class='flag-5'>ESD</b><b class='flag-5'>干擾</b>機理分析

    PCB設計必看│EMC設計布局布線檢查規范

    干擾的器件,如NMOS、CMOS器件等,要盡量遠離易受ESD干擾的區域(如單板的邊緣區域)。 3、時鐘電路布局檢查建議 ① 時鐘電路的濾波器(盡量采用“∏”型濾波)要靠近時鐘電路的電源
    發表于 08-22 11:45

    Reset復位電路的PCB布局布線要求

    時,RESETn復位信號遠離板邊緣和金屬接插件,以防止因 ESD引起的異常而導致復位模塊死機; 2、RESETn復位
    的頭像 發表于 08-03 07:45 ?721次閱讀
    Reset復位電路的<b class='flag-5'>PCB</b>布局布線要求

    靜電放電的后果及損壞類型,常見的ESD敏感元件有哪些

    當任何帶電體試圖變為電中性時,就會發生靜電放電(ESD),對ESD電壓敏感的電子零件稱為靜電敏感器件。在ESD期間,存儲在身體中的靜電荷會通
    的頭像 發表于 07-06 10:02 ?7011次閱讀

    靜電是如何產生的 PCB如何設計防靜電

    在干燥的環境下,人體靜電(ESD)的電壓很容易超過6~35Kv,當用手觸摸電子設備、PCBPCB上的元器件時,會因為瞬間的靜電放電,而使元器件或設備受到
    發表于 07-04 09:07 ?1496次閱讀
    靜電是如何產生的 <b class='flag-5'>PCB</b>如何設計防靜電

    是不是所有器件和走線都是離板邊越遠越好呢

    當設計電路板時,通常會避免將器件和走線放置在板邊,因為邊緣處的電磁場會發生變化,這可能會引起干擾和噪聲。然而,我們卻發現,大多數射頻天線都需要放置在板邊。這反映了射頻天線和其他電路元件
    的頭像 發表于 06-27 07:35 ?363次閱讀
    是不是所有器件和走線都是離<b class='flag-5'>板邊</b>越遠越好呢
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>