<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB影響信號質量的5個方面

華強PCB ? 作者:快點PCB ? 2019-10-10 17:21 ? 次閱讀

在高速PCB設計中,“信號”始終是工程師無法繞開的一個知識點。不管是在設計環節,還是在測試環節,信號質量都值得關注。在本文中,我們主要來了解下影響信號質量的5大問題。

根據目前工作的結論,信號質量常見的問題主要表現在五個方面:過沖,回沖,毛刺,邊沿,電平。

1)過沖

▲過沖圖

過沖帶來的問題是容易造成器件損壞,過沖過大也容易對周圍的信號造成串擾。造成過沖大的原因是不匹配,消除的方法有始端串電阻或末端并阻抗(或電阻)。

2)毛刺

▲毛刺圖

毛刺作用在高速器件上,容易造成誤觸發、控制信號控制錯誤或時鐘信號相位發生錯誤等問題,毛刺脈沖帶來的問題多發生在單板工作不穩定或器件替代后出現問題。造成毛刺的原因很多,比如邏輯冒險,串擾、地線反彈等,其消除的方法也不盡相同。

3)邊沿

▲邊沿圖

邊沿速度緩慢發生在信號線上時,會造成數據采樣錯誤。其產生原因通常是輸出端容性負載過大(負載數量過多),輸出是三態時充(放)電電流小等原因。

4)回沖

▲回沖圖

回沖產生的原因是信號線不匹配或多負載等原因,消除的方法是加匹配電阻或調整總線的拓撲結構。

5)電平

▲電平圖

輸入電平幅度不符合要求時,會造成器件輸出錯誤。導致電平異常的原因主要有:輸出過載,電平不匹配,三態總線、總線沖突等原因。

擴展:

工程師在進行信號質量測試時,應該具備以下三方面的知識:

1)對測量工具(示波器)有清楚的了解,要了解示波器的性能,掌握示波器及其探頭的使用,清楚信號質量異常的測試與示波器菜單設置間的配合關系。

2)對異常的信號形式有全面和清楚的認識,對異常信號的異常指標有了解。

3)對被測單板的原理電路有一定的認識和了解,要求能夠對信號進行分類,了解板上的關鍵器件、關鍵總線、關鍵信號的信號質量要求和相關時序參數。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4220

    文章

    22472

    瀏覽量

    385778
  • 華強PCB
    +關注

    關注

    8

    文章

    1831

    瀏覽量

    27460
收藏 人收藏

    評論

    相關推薦

    高速PCB的地線布線設計

    本帖最后由 eehome 于 2013-1-5 10:01 編輯 高速PCB信號接地設計中存在接地噪聲及電磁輻射等問題,提出了高速
    發表于 03-31 14:31

    高速信號的電源完整性分析

    高速信號的電源完整性分析在電路設計中,設計好一質量高速PCB板,應該從
    發表于 08-02 22:18

    高速PCB設計的信號完整性問題

    高速PCB設計的信號完整性問題  隨著器件工作頻率越來越高,高速PCB設計所面臨的信號完整性等問
    發表于 10-17 15:59

    如何確保高速DSP的PCB設計質量

    電路設計過程中非常關鍵的一環節?! ∫虼?b class='flag-5'>PCB板的設計質量相當重要,它是把最優的設計理念轉變為現實的惟一途徑。下面討論針對在高速DSP系統中PCB
    發表于 12-04 14:19

    避雷!高速信號高速PCB理解誤區

    二:有了仿真軟件平臺就可以做好高速 PCB 設計?EDA 設計軟件平臺集成了高速信號仿真功能,這對于高速
    發表于 11-30 09:51

    區分高速PCB高速信號理解誤區

    。誤區二:有了仿真軟件平臺就可以做好高速 PCB 設計? EDA 設計軟件平臺集成了高速信號仿真功能,這對于高速
    發表于 04-28 16:21

    如何設計出一個高質量高速PCB

    總的來說,設計好一個高質量高速PCB板,應該從信號完整性(SI---Signal Integrity)和電源完整性(PI---Power Integrity )兩個
    發表于 05-22 14:50 ?2464次閱讀

    PCB高速設計信號完整性怎樣保持

    高速PCB電路設計過程中,經常會遇到信號完整性問題,導致信號傳輸質量不佳甚至出錯。
    的頭像 發表于 12-10 17:25 ?1690次閱讀

    高速PCB設計中高速信號高速PCB設計須知

    本文主要分析一下在高速PCB設計中,高速信號高速PCB設計存在一些理解誤區。 誤區一:GHz速
    的頭像 發表于 11-05 11:27 ?1w次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設計中<b class='flag-5'>高速</b><b class='flag-5'>信號</b>與<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設計須知

    高速PCB設計影響信號質量的5大問題

    高速PCB設計中,“信號”始終是工程師無法繞開的一個知識點。不管是在設計環節,還是在測試環節,信號質量都值得關注。
    的頭像 發表于 11-20 10:55 ?3466次閱讀

    高速PCB設計中影響信號質量的5個方面

    高速PCB設計中,“信號”始終是工程師無法繞開的一個知識點。不管是在設計環節,還是在測試環節,信號質量都值得關注。在本文中,我們主要來了解
    的頭像 發表于 12-22 16:34 ?1490次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設計中影響<b class='flag-5'>信號</b><b class='flag-5'>質量</b>的5個<b class='flag-5'>方面</b>

    高速PCB設計:影響信號質量的幾大問題

    高速PCB設計中,“信號”始終是工程師無法繞開的一個知識點。不管是在設計環節,還是在測試環節,信號質量都值得關注。在本文中,我們主要來了解
    的頭像 發表于 12-24 18:20 ?879次閱讀

    PCB高速設計信號完整性5個經驗

    高速PCB電路設計過程中,經常會遇到信號完整性問題,導致信號傳輸質量不佳甚至出錯。那么如何區分高速
    發表于 02-09 10:02 ?4次下載
    <b class='flag-5'>PCB</b><b class='flag-5'>高速</b>設計<b class='flag-5'>信號</b>完整性5個經驗

    基于HFSS的高速PCB信號完整性研究

    信號頻率升高、上升時間減小所引起PCB互連線上的所有信號質量問題都屬于信號完整性的研究范疇。本論文的主要研究可概括為傳輸線在
    發表于 03-27 10:40 ?0次下載

    pcb高速信號知識科普

    PCB高速信號在當今的一個pcb設計中顯然已成為主流,一名優秀的PCB工程師,除了在實戰項目慢慢積累設計
    的頭像 發表于 09-15 10:19 ?798次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>