<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>

您好,歡迎來電子發燒友網! ,新用戶?[免費注冊]

您的位置:電子發燒友網>電子百科>存儲設備>RAID卡>

基于固態存儲技術的DRFM設計

2011年05月24日 10:26 現代電子技術 作者:陳 敬,謝啟友,田 用戶評論(0

?

  隨著雷達技術的快速發展,尤其是現代雷達采用了脈沖壓縮、相位編碼等復雜的調制技術,使得傳統的電子欺騙干擾很難奏效。DRFM技術是現代電子戰中的前沿技術之一,它能精確復制對方的雷達信號,并采用欺騙、遮蓋復合的調制方式在時間、空間、頻率以及調制方式等多維信息域內對雷達實施最佳干擾而不受速度和距離的影響。因此,DRFM技術已成為電子戰中研究的熱點。

  PXIE架構本身就是在CPCI基礎上衍生出來的,適用于儀器測試環境的架構。該架構在系統供電、抗震、信號形式等一系列方面都擁有全面和優越的保護措施,從而從整體上保證了系統的穩定性。

  1 DRFM基本原理

  數字射頻存儲器是一種能夠存儲射頻信號,并對其做延遲等相關處理,并且在處理后能精確輸出的存儲設備。系統原理框圖如圖1所示。系統可分為本振電路、上、下變頻電路、中頻信號采集電路、存儲電路、中頻信號還原電路及處理和協調控制電路等。輸入射頻信號經下變頻后被中頻采集卡采樣,采樣信號被送往高速存儲模塊進行存儲,處理器按照設定的處理方式對信號進行相關處理后,經中頻還原卡將信號還原,再經上變頻模塊還原射頻信號。還原出來的信號經放大便可發射出去實施電子干擾和欺騙等。

  

?

  2 DRFM方案設計

  按照PXIE的模塊化設計原則,DRFM主要包括上、下變頻模塊、中頻采集模塊、中頻還原模塊和固態存儲模塊。上、下變頻模塊將輸入的射頻信號下變頻至中頻信號以及將輸出的信號上變頻至射頻信號;中頻采集模塊完成中頻信號的采集和傳輸;固態存儲模塊在控制電路的作用下實現信號的高速存取;中頻還原模塊將處理后的數字信號還原成模擬信號。在DRFM中中頻采集模塊、中頻還原模塊和固態存儲模塊是系統的關鍵,下面分別介紹。

  2.1 中頻采集模塊設計

  中頻信號采集模塊主要是完成中頻信號的模/數轉換,并將轉換后的數據通過FPGA處理后傳輸給存儲模塊。主要由前端調理電路、6片高速ADC、時鐘分配電路、FPGA、電源五部分組成,前端信號調理電路主要是完成信號的放大或者是衰減,以匹配A/D的輸入要求,高速ADC完成模數轉換,FPGA負責接受A/D的數據和傳輸以及整塊板卡的控制。其構成框圖如圖2所示。

  

?

  該設計的高速ADC采用TI公司的高速ADC即ADS6149。ADS6149是一款高性能的14位,250 Mb/s采樣率模/數轉換器,它提供出色的高模擬帶寬和低輸入抖動,在高頻信號輸入時,ADC提供極高的SNR和SFDR指標,其內部包括可編程增益設置,可以用于提高小信號輸入時的SFDR性能。時鐘對于高速ADC系統而言尤其關鍵,這是因為時鐘信號的時序準確性可以直接影響ADC的動態特性。該設計選用ICS834061,它是一款集成高頻時鐘發生器,在單芯片中集成整個鎖相環系統和時鐘扇出系統,外圍器件只要1個晶振,具有2路LVPECL時鐘扇出,輸出頻率范圍20~500 MHz可調,時鐘抖動最大只有6 ps,能滿足該設計的要求。

  

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

( 發表人:葉子 )

      發表評論

      用戶評論
      評價:好評中評差評

      發表評論,獲取積分! 請遵守相關規定!

      ?
      亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
      <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
      <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
      <acronym id="s8ci2"></acronym>
      <acronym id="s8ci2"><center id="s8ci2"></center></acronym>