<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>

您好,歡迎來電子發燒友網! ,新用戶?[免費注冊]

您的位置:電子發燒友網>電子元器件>芯片引腳圖>

74LS273引腳圖和工作原理

2020年08月10日 17:39 博客 作者:博客 用戶評論(0

  74LS273是8位數據/地址鎖存器,它是一種帶清除功能的8D觸發器,D0~D7為數據輸入端,Q0~Q7為數據輸出端,正脈沖觸發,低電平清除,常用作數據鎖存器,地址鎖存器。

  

 ?。?)1腳是復位/MR,低電平有效,當1腳是低電平時,輸出腳2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部輸出0,即全部復位。

 ?。?)當1腳為高電平時,11(CP)腳是鎖存控制端,并且是上升沿觸發鎖存。。當11腳有一個上升沿,立即鎖存輸入腳3、4、7、8、13、14、17、18的電平狀態,并且立即呈現在在輸出腳2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)上。

 ?。?)74ls273其它管腳功能:1D~8D為數據輸入端,1Q~8Q為數據輸出端,正脈沖觸發,低電平清除,常用作8位地址鎖存器。

  74LS273的工作原理

  1腳是復位端,11腳是時鐘(脈沖)輸入端;當1腳為L電平時,無論有無脈沖,數據端(D端)是H或L電平,輸出端(Q端)都為L電平;僅當1腳為高電平(H)時,“D”端的數據在脈沖的上升期間被傳送到“Q”端。

  第一腳WR:主清除端,低電平觸發,即當為低電平時,芯片被清除,輸出全為0(低電平);

  CP(CLK):觸發端,上升沿觸發,即當CP從低到高電平時,D0~D7的數據通過芯片;為0時將數據鎖存,D0~D7的數據不變。

非常好我支持^.^

(81) 87.1%

不好我反對

(12) 12.9%

( 發表人:陳翠 )

      發表評論

      用戶評論
      評價:好評中評差評

      發表評論,獲取積分! 請遵守相關規定!

      ?
      亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
      <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
      <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
      <acronym id="s8ci2"></acronym>
      <acronym id="s8ci2"><center id="s8ci2"></center></acronym>