<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>

您好,歡迎來電子發燒友網! ,新用戶?[免費注冊]

您的位置:電子發燒友網>源碼下載>數值算法/人工智能>

基于FPGA的安檢機圖像數據排序算法實現

大?。?/span>4.14 MB 人氣: 2018-04-26 需要積分:1

  在傳統的安檢機數據采集傳輸系統中,控制芯片直接將AD采集的前端X射線探測器的數據傳輸到上位機中,然后上位機軟件冉對數據進行排序整理然后再進行圖像數據的處理,這樣不僅對上位機CPU增加了處理負擔,而且降低了圖像數據的處理速度,大大降低了安檢機的安檢效率;本設計利用FPGA的高速數據處理特性,通過對AD采集的前端雙能X射線探測器的圖像數據在雙端口RAM中進行排序處理,然后通過以太網將排序好的圖像數據傳輸到上位機中,這樣不僅降低了上位機CPU的占用率而且提高了上位機圖像處理的速度,使安檢機的實時性能得到更好的提高。

基于FPGA的安檢機圖像數據排序算法實現

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

      發表評論

      用戶評論
      評價:好評中評差評

      發表評論,獲取積分! 請遵守相關規定!

      ?
      亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
      <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
      <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
      <acronym id="s8ci2"></acronym>
      <acronym id="s8ci2"><center id="s8ci2"></center></acronym>